Identificador persistente para citar o vincular este elemento:
http://hdl.handle.net/10553/49699
Título: | Architecture and design of a very fast real time delay insensitive asynchronous morphological processor in GaAs | Autores/as: | Montiel-Nelson, Juan A. Nooshabadi, Saeid |
Clasificación UNESCO: | 3307 Tecnología electrónica | Palabras clave: | Gallium arsenide Clocks CMOS technology Delay effects MESFETs, et al. |
Fecha de publicación: | 1996 | Publicación seriada: | IEEE Region 10 Annual International Conference, Proceedings/TENCON | Resumen: | Delay insensitive asynchronous design techniques are employed to implement a mathematical morphology processor in GaAs. A modified version of the DCVSL family is introduced, in order to achieve ultra-fast data rates. Simulation of the architecture implementation in GaAs MESFET 0.6 /spl mu/m Vitesse technology demonstrates the reliability of this ASIC system for high end image processing applications. | URI: | http://hdl.handle.net/10553/49699 | Fuente: | IEEE Region 10 Annual International Conference, Proceedings/TENCON,v. 1, p. 363-370 |
Colección: | Actas de congresos |
Citas SCOPUSTM
1
actualizado el 15-dic-2024
Visitas
32
actualizado el 11-may-2024
Google ScholarTM
Verifica
Comparte
Exporta metadatos
Los elementos en ULPGC accedaCRIS están protegidos por derechos de autor con todos los derechos reservados, a menos que se indique lo contrario.