Identificador persistente para citar o vincular este elemento:
http://hdl.handle.net/10553/46933
Título: | Power model for DCFL family | Autores/as: | García, J. Hernández Ballester, Antonio Del Pino, J. Sendra, J. R. González, B. Nunez, A. |
Clasificación UNESCO: | 3307 Tecnología electrónica | Palabras clave: | direct coupled FET logic field effect logic circuits JFET integrated circuits gallium arsenide power consumption, et al. |
Fecha de publicación: | 2002 | Editor/a: | 0013-5194 | Publicación seriada: | Electronics letters | Resumen: | A model to estimate power consumption in GaAs direct coupled FET logic (DCFL) family, which is based on sensitivity computations, is reported. Comparisons against SPICE simulations show errors smaller than 5% in power consumption estimation, while CPU time is reduced by more than two orders of magnitude. | URI: | http://hdl.handle.net/10553/46933 | ISSN: | 0013-5194 | DOI: | 10.1049/el:20020027 | Fuente: | Electronics Letters[ISSN 0013-5194],v. 38, p. 13-14 |
Colección: | Artículos |
Los elementos en ULPGC accedaCRIS están protegidos por derechos de autor con todos los derechos reservados, a menos que se indique lo contrario.