Identificador persistente para citar o vincular este elemento:
http://hdl.handle.net/10553/77483
Campo DC | Valor | idioma |
---|---|---|
dc.contributor.advisor | Sarmiento Rodríguez, Roberto | - |
dc.contributor.advisor | López Feliciano, José Francisco | - |
dc.contributor.author | García Del Toro, Aday | - |
dc.date.accessioned | 2021-02-03T09:11:25Z | - |
dc.date.available | 2021-02-03T09:11:25Z | - |
dc.date.issued | 2012 | - |
dc.identifier.other | contentdm-postulpgc | - |
dc.identifier.uri | http://hdl.handle.net/10553/77483 | - |
dc.description | Máster Universitario en Ingeniería de Telecomunicación | - |
dc.description.abstract | El objetivo del presente Trabajo Fin de Máster (TFM) es la implementación, verificación y síntesis sobre una FPGA del algoritmo con pérdidas LCE. El resultado de este trabajo es por lo tanto un código RTL sintetizable en el lenguaje de descripción hardware VHDL (VHSIC Hardware Description Language). Para llevar a cabo este trabajo es necesario el uso de varias herramientas software. Como entradas a este trabajo, ha sido necesario el estudio, en primer lugar, del estado del arte sobre algoritmos de compresión de imágenes hiperespectrales, en especial el algoritmo LCE. Asimismo, para esta implementación se ha partido del código de referencia proporcionado por la Universidad Politécnica de Torino escrito en el lenguaje de alto nivel C/C++. Este código de referencia ha sido previamente modificado con el fin de lograr una mayor aproximación al hardware empleando tipos de datos con resolución a nivel de bit (Algoritmic C data types), reduciendo el número de variables por constantes, evitando las operaciones matemáticas en punto flotante, eliminando accesos a memoria innecesarios y optimizando bucles. Para mayor información de este trabajo previo sobre el código de referencia consultar: L. Santos, LCE GPU Implementation Report. ESA Standard Document. Mediante las entradas descritas, se ha procedido a realizar una separación del código en ANSI C de las funciones que lo componen con el objetivo de obtener mediante la herramienta de síntesis de alto nivel, High Level Synthesis (HLS), Catapult C obtener el código RTL sintetizable escrito en VHDL de cada uno de los módulos. En este punto se emplea la herramienta de diseño, simulación y depuración ModelSim con el fin de diseñar y verificar la unidad de control hardware que será la encargada de la conexión y gestión de los flujos de datos de cada uno de los módulos generados. Finalmente, mediante el empleo de la herramienta Precision Synthesis, se realiza la síntesis de todo el algoritmo de compresión obtenido extrayendo los resultados de la misma. Estos resultados se comparan con los obtenidos en trabajos anteriores: L. Santos, LCE GPU Implementation Report. ESA Standard Document. | - |
dc.format | 3238709 Bytes | - |
dc.language | spa | - |
dc.rights | Acceso restringido para la comunidad universitaria de la ULPGC | - |
dc.subject | 3325 Tecnología de las telecomunicaciones | - |
dc.title | Técnicas de compresión de imágenes hiperespectrales para aplicaciones espaciales | - |
dc.type | info:eu-repo/semantics/masterThesis | - |
dc.type | MasterThesis | - |
dc.contributor.centro | IU de Microelectrónica Aplicada | - |
dc.contributor.facultad | Escuela de Ingeniería de Telecomunicación y Electrónica | - |
dc.identifier.absysnet | 720030 | - |
dc.investigacion | Ingeniería y Arquitectura | - |
dc.type2 | Trabajo final de máster | - |
dc.description.notas | Máster en Tecnologías de Telecomunicación | - |
dc.utils.revision | Sí | - |
dc.identifier.matricula | TFT-26155 | - |
dc.identifier.ulpgc | Sí | - |
dc.contributor.buulpgc | BU-TEL | - |
dc.contributor.titulacion | Máster Universitario en Tecnologías de Telecomunicación | - |
item.grantfulltext | open | - |
item.fulltext | Con texto completo | - |
crisitem.advisor.dept | GIR IUMA: Diseño de Sistemas Electrónicos Integrados para el procesamiento de datos | - |
crisitem.advisor.dept | IU de Microelectrónica Aplicada | - |
crisitem.advisor.dept | Departamento de Ingeniería Electrónica y Automática | - |
crisitem.advisor.dept | GIR IUMA: Diseño de Sistemas Electrónicos Integrados para el procesamiento de datos | - |
crisitem.advisor.dept | IU de Microelectrónica Aplicada | - |
crisitem.advisor.dept | Departamento de Ingeniería Electrónica y Automática | - |
Colección: | Trabajo final de máster |
Visitas
107
actualizado el 01-nov-2024
Descargas
224
actualizado el 01-nov-2024
Google ScholarTM
Verifica
Comparte
Exporta metadatos
Los elementos en ULPGC accedaCRIS están protegidos por derechos de autor con todos los derechos reservados, a menos que se indique lo contrario.