Identificador persistente para citar o vincular este elemento: https://accedacris.ulpgc.es/handle/10553/77426
Campo DC Valoridioma
dc.contributor.advisorNúñez Ordóñez, Antonioes
dc.contributor.advisorPérez Carballo, Pedro Franciscoes
dc.contributor.authorVega Del Pino, Benjamines
dc.date.accessioned2021-02-01T12:33:27Z-
dc.date.available2021-02-01T12:33:27Z-
dc.date.issued2016en_US
dc.identifier.urihttps://accedacris.ulpgc.es/handle/10553/77426-
dc.description.abstractThis paper presents the work done to design a packet classifier implemented on a FPGA. The target of this IP block is to accelerate the decision process of a network security system. This block decides whether a packet is sent either to a DPI block or Ethernet interface. The decision is made by checking the values of different fields within the headers of the Ethernet and IP layers.en_US
dc.languagespaen_US
dc.subject3325 Tecnología de las telecomunicacionesen_US
dc.subject.otherTCP/IPes
dc.subject.otherclassifieres
dc.subject.otherinspectiones
dc.subject.otherZynqes
dc.subject.otherIP blockes
dc.subject.otherDPIes
dc.titleDiseño e implementación mediante síntesis de alto nivel de un IP para el filtrado y clasificación de paquetes TCP/IPes
dc.typeinfo:eu-repo/semantics/masterThesisen_US
dc.typeMasterThesisen_US
dc.contributor.centroIU de Microelectrónica Aplicadaen_US
dc.contributor.facultadEscuela de Ingeniería de Telecomunicación y Electrónicaen_US
dc.investigacionIngeniería y Arquitecturaen_US
dc.type2Trabajo final de másteren_US
dc.utils.revisionen_US
dc.identifier.matriculaTFT-38537es
dc.identifier.ulpgcen_US
dc.contributor.buulpgcBU-TELes
dc.contributor.titulacionMáster Universitario en Tecnologías de Telecomunicaciónes
item.fulltextCon texto completo-
item.grantfulltextopen-
crisitem.advisor.deptGIR IUMA: Sistemas de Información y Comunicaciones-
crisitem.advisor.deptIU de Microelectrónica Aplicada-
crisitem.advisor.deptDepartamento de Ingeniería Electrónica y Automática-
crisitem.advisor.deptGIR IUMA: Sistemas de Información y Comunicaciones-
crisitem.advisor.deptIU de Microelectrónica Aplicada-
crisitem.advisor.deptDepartamento de Ingeniería Electrónica y Automática-
Colección:Trabajo final de máster
miniatura
Adobe PDF (3,01 MB)
miniatura
Adobe PDF (740,29 kB)
miniatura
Adobe PDF (557,01 kB)
Vista resumida

Visitas

112
actualizado el 01-nov-2024

Descargas

134
actualizado el 01-nov-2024

Google ScholarTM

Verifica


Comparte



Exporta metadatos



Los elementos en ULPGC accedaCRIS están protegidos por derechos de autor con todos los derechos reservados, a menos que se indique lo contrario.