Identificador persistente para citar o vincular este elemento:
https://accedacris.ulpgc.es/handle/10553/77426
Campo DC | Valor | idioma |
---|---|---|
dc.contributor.advisor | Núñez Ordóñez, Antonio | es |
dc.contributor.advisor | Pérez Carballo, Pedro Francisco | es |
dc.contributor.author | Vega Del Pino, Benjamin | es |
dc.date.accessioned | 2021-02-01T12:33:27Z | - |
dc.date.available | 2021-02-01T12:33:27Z | - |
dc.date.issued | 2016 | en_US |
dc.identifier.uri | https://accedacris.ulpgc.es/handle/10553/77426 | - |
dc.description.abstract | This paper presents the work done to design a packet classifier implemented on a FPGA. The target of this IP block is to accelerate the decision process of a network security system. This block decides whether a packet is sent either to a DPI block or Ethernet interface. The decision is made by checking the values of different fields within the headers of the Ethernet and IP layers. | en_US |
dc.language | spa | en_US |
dc.subject | 3325 Tecnología de las telecomunicaciones | en_US |
dc.subject.other | TCP/IP | es |
dc.subject.other | classifier | es |
dc.subject.other | inspection | es |
dc.subject.other | Zynq | es |
dc.subject.other | IP block | es |
dc.subject.other | DPI | es |
dc.title | Diseño e implementación mediante síntesis de alto nivel de un IP para el filtrado y clasificación de paquetes TCP/IP | es |
dc.type | info:eu-repo/semantics/masterThesis | en_US |
dc.type | MasterThesis | en_US |
dc.contributor.centro | IU de Microelectrónica Aplicada | en_US |
dc.contributor.facultad | Escuela de Ingeniería de Telecomunicación y Electrónica | en_US |
dc.investigacion | Ingeniería y Arquitectura | en_US |
dc.type2 | Trabajo final de máster | en_US |
dc.utils.revision | Sí | en_US |
dc.identifier.matricula | TFT-38537 | es |
dc.identifier.ulpgc | Sí | en_US |
dc.contributor.buulpgc | BU-TEL | es |
dc.contributor.titulacion | Máster Universitario en Tecnologías de Telecomunicación | es |
item.fulltext | Con texto completo | - |
item.grantfulltext | open | - |
crisitem.advisor.dept | GIR IUMA: Sistemas de Información y Comunicaciones | - |
crisitem.advisor.dept | IU de Microelectrónica Aplicada | - |
crisitem.advisor.dept | Departamento de Ingeniería Electrónica y Automática | - |
crisitem.advisor.dept | GIR IUMA: Sistemas de Información y Comunicaciones | - |
crisitem.advisor.dept | IU de Microelectrónica Aplicada | - |
crisitem.advisor.dept | Departamento de Ingeniería Electrónica y Automática | - |
Colección: | Trabajo final de máster |
Visitas
112
actualizado el 01-nov-2024
Descargas
134
actualizado el 01-nov-2024
Google ScholarTM
Verifica
Comparte
Exporta metadatos
Los elementos en ULPGC accedaCRIS están protegidos por derechos de autor con todos los derechos reservados, a menos que se indique lo contrario.