Please use this identifier to cite or link to this item: http://hdl.handle.net/10553/57969
Title: Realización de un procesador FFT en tecnología GaAs
Authors: Sarmiento, Roberto 
Esper-Chaín Falcón, Roberto 
López Feliciano, Jose Francisco 
Armas Sosa, Valentín de 
UNESCO Clasification: 3307 Tecnología electrónica
Issue Date: 1994
Abstract: En este artículo se presenta el diseño de un procesador para la realización de la transformada compleja de Fourier (CFFT) en la tecnología de 0.8 μm de Vitesse en Arseniuro de Galio (GaAs). El procesador está basado en el algoritmo CORDIC en el cual las funciones elementales se realizan usando únicamente sumas y desplazamientos. El procesador evalúa una FFT con 1024 puntos de datos complejos de 16 bits en menos de 11 μs, y tiene un consumo ligeramente superior a los 12 W.
URI: http://hdl.handle.net/10553/57969
Source: Actas del IX Congreso de Diseño de Circuitos Integrados, 9, 10 y 11 de noviembre de 1994, Maspalomas, Gran Canaria, p. 405-411
URL: http://dialnet.unirioja.es/servlet/articulo?codigo=6450552
Appears in Collections:Actas de congresos
Show full item record

Page view(s)

19
checked on May 3, 2021

Google ScholarTM

Check


Share



Export metadata



Items in accedaCRIS are protected by copyright, with all rights reserved, unless otherwise indicated.