Please use this identifier to cite or link to this item: http://hdl.handle.net/10553/57309
DC FieldValueLanguage
dc.contributor.authorArguello, Joanne F.en_US
dc.contributor.authorDíaz Bruguera, Javieren_US
dc.contributor.authorLópez Zapata, Emilioen_US
dc.contributor.authorBautista, Tomásen_US
dc.contributor.authorArmas Sosa, Valentín deen_US
dc.contributor.authorSarmiento, Robertoen_US
dc.date.accessioned2019-10-23T08:41:51Z-
dc.date.available2019-10-23T08:41:51Z-
dc.date.issued1993en_US
dc.identifier.otherDialnet
dc.identifier.urihttp://hdl.handle.net/10553/57309-
dc.description.abstractEn este trabajo presentamos el diseño de las secciones de control y de flujo de datos de un procesador que evalúa la Transformada Rápida de Fourier Compleja (CFFT) radix 2. El diseño de estas secciones se ha realizado de tal forma que se facilite su integración con una sección de procesamiento segmentada y basada en CORDIC. La aproximación utilizada es la implementación de un algoritmo geometría-constante, lo cual nos permite emplear un único módulo para evaluar todas las etapas de CFFT. El flujo de datos se ha diseñado de tal forma que el circuito explote eficientemente la segmentación de la sección de procesamiento y sin que se produzca pérdida de ciclos. La sección de flujo de datos está constituida básicamente por colas FIFO implementadas en memorias RAM. Esto nos permite utilizar una sencilla sección de control cableada diseñada a partir de contadores y puertas.en_US
dc.languagespaen_US
dc.sourceVIII Congreso Diseño de Circuitos Integrados: Málaga, 9 al 11 de noviembre de 1993, p. 455-460en_US
dc.subject3307 Tecnología electrónicaen_US
dc.subject.otherDiseño de circuitos integradosen_US
dc.titleProcesador FFT, parte I: sección de controlen_US
dc.typeinfo:eu-repo/semantics/bookParten_US
dc.typeBookParten_US
dc.identifier.urlhttp://dialnet.unirioja.es/servlet/articulo?codigo=6418083-
dc.description.lastpage460-
dc.description.firstpage455-
dc.investigacionIngeniería y Arquitecturaen_US
dc.type2Capítulo de libroen_US
dc.contributor.authordialnetidNo ID-
dc.contributor.authordialnetidNo ID-
dc.contributor.authordialnetidNo ID-
dc.contributor.authordialnetid4176160-
dc.contributor.authordialnetid3308929-
dc.contributor.authordialnetid4374837-
dc.identifier.dialnet6418083ARTLIB-
dc.identifier.ulpgces
item.fulltextSin texto completo-
item.grantfulltextnone-
crisitem.author.deptDepartamento de Ingeniería Electrónica y Automática-
crisitem.author.deptGIR IUMA: Sistemas de Información y Comunicaciones-
crisitem.author.deptIU de Microelectrónica Aplicada-
crisitem.author.deptDepartamento de Ingeniería Electrónica y Automática-
crisitem.author.deptGIR IUMA: Diseño de Sistemas Electrónicos Integrados para el procesamiento de datos-
crisitem.author.deptIU de Microelectrónica Aplicada-
crisitem.author.deptDepartamento de Ingeniería Electrónica y Automática-
crisitem.author.orcid0000-0002-5368-3680-
crisitem.author.orcid0000-0002-1017-8107-
crisitem.author.orcid0000-0002-4843-0507-
crisitem.author.parentorgIU de Microelectrónica Aplicada-
crisitem.author.parentorgIU de Microelectrónica Aplicada-
crisitem.author.fullNameBautista Delgado, Tomás-
crisitem.author.fullNameDe Armas Sosa, Valentín-
crisitem.author.fullNameSarmiento Rodríguez, Roberto-
Appears in Collections:Capítulo de libro
Show simple item record

Google ScholarTM

Check


Share



Export metadata



Items in accedaCRIS are protected by copyright, with all rights reserved, unless otherwise indicated.