Identificador persistente para citar o vincular este elemento: http://hdl.handle.net/10553/57309
Título: Procesador FFT, parte I: sección de control
Autores/as: Arguello, Joanne F.
Díaz Bruguera, Javier
López Zapata, Emilio
Bautista, Tomás
Armas Sosa, Valentín de
Sarmiento, Roberto
Clasificación UNESCO: 3307 Tecnología electrónica
Palabras clave: Diseño de circuitos integrados
Fecha de publicación: 1993
Resumen: En este trabajo presentamos el diseño de las secciones de control y de flujo de datos de un procesador que evalúa la Transformada Rápida de Fourier Compleja (CFFT) radix 2. El diseño de estas secciones se ha realizado de tal forma que se facilite su integración con una sección de procesamiento segmentada y basada en CORDIC. La aproximación utilizada es la implementación de un algoritmo geometría-constante, lo cual nos permite emplear un único módulo para evaluar todas las etapas de CFFT. El flujo de datos se ha diseñado de tal forma que el circuito explote eficientemente la segmentación de la sección de procesamiento y sin que se produzca pérdida de ciclos. La sección de flujo de datos está constituida básicamente por colas FIFO implementadas en memorias RAM. Esto nos permite utilizar una sencilla sección de control cableada diseñada a partir de contadores y puertas.
URI: http://hdl.handle.net/10553/57309
Fuente: VIII Congreso Diseño de Circuitos Integrados: Málaga, 9 al 11 de noviembre de 1993, p. 455-460
URL: http://dialnet.unirioja.es/servlet/articulo?codigo=6418083
Colección:Capítulo de libro
Vista completa

Google ScholarTM

Verifica


Comparte



Exporta metadatos



Los elementos en ULPGC accedaCRIS están protegidos por derechos de autor con todos los derechos reservados, a menos que se indique lo contrario.