Please use this identifier to cite or link to this item: http://hdl.handle.net/10553/57309
Title: Procesador FFT, parte I: sección de control
Authors: Arguello, Joanne F.
Díaz Bruguera, Javier
López Zapata, Emilio
Bautista, Tomás 
Armas Sosa, Valentín de 
Sarmiento, Roberto 
UNESCO Clasification: 3307 Tecnología electrónica
Keywords: Diseño de circuitos integrados
Issue Date: 1993
Abstract: En este trabajo presentamos el diseño de las secciones de control y de flujo de datos de un procesador que evalúa la Transformada Rápida de Fourier Compleja (CFFT) radix 2. El diseño de estas secciones se ha realizado de tal forma que se facilite su integración con una sección de procesamiento segmentada y basada en CORDIC. La aproximación utilizada es la implementación de un algoritmo geometría-constante, lo cual nos permite emplear un único módulo para evaluar todas las etapas de CFFT. El flujo de datos se ha diseñado de tal forma que el circuito explote eficientemente la segmentación de la sección de procesamiento y sin que se produzca pérdida de ciclos. La sección de flujo de datos está constituida básicamente por colas FIFO implementadas en memorias RAM. Esto nos permite utilizar una sencilla sección de control cableada diseñada a partir de contadores y puertas.
URI: http://hdl.handle.net/10553/57309
Source: VIII Congreso Diseño de Circuitos Integrados: Málaga, 9 al 11 de noviembre de 1993, p. 455-460
URL: http://dialnet.unirioja.es/servlet/articulo?codigo=6418083
Appears in Collections:Capítulo de libro
Show full item record

Page view(s)

39
checked on Oct 28, 2023

Google ScholarTM

Check


Share



Export metadata



Items in accedaCRIS are protected by copyright, with all rights reserved, unless otherwise indicated.