Identificador persistente para citar o vincular este elemento: http://hdl.handle.net/10553/11260
Campo DC Valoridioma
dc.contributor.advisorSarmiento Rodríguez, Roberto-
dc.contributor.advisorLópez Suárez, Sebastián-
dc.contributor.authorCervero García, Teresa Gloria-
dc.date.accessioned2014-01-28T03:30:23Z
dc.date.accessioned2018-06-05T11:38:23Z-
dc.date.available2014-01-28T03:30:23Z
dc.date.available2018-06-05T11:38:23Z-
dc.date.issued2013en_US
dc.identifier.urihttp://hdl.handle.net/10553/11260
dc.descriptionPrograma de Doctorado: Ingeniería de Telecomunicación Avanzadaen_US
dc.description.abstractLos sistemas empotrados basados en FPGAs están cobrando mayor relevancia en un amplio número de aplicaciones. Parte del éxito de las FPGAs se debe al equilibrio entre flexibilidad y rendimiento pero también a su capacidad para ser reconfiguradas dinámicamente. Esta Tesis doctoral tiene por objetivo explorar las ventajas que ofrece el desarrollo de sistemas escalables, dentro del campo de la reconfiguración dinámica. Para ello se proponen un conjunto de arquitecturas hardware escalables para dos aplicaciones de alto rendimiento bien distintas entre sí: codificación de vídeo y desmezclado hiperespectral lineal. Para el control del proceso de reconfiguración, también se propone un elemento flexible de control y gestión llamado DRM, y más específicamente se centra en el planificador, con el fin de llenar el vacío existente en el desarrollo de sistemas empotrados basados en FPGAs.es
dc.description.abstractFPGA-based embedded systems are gaining relevance for implementing a wide range of applications. Part of this success is due to their balanced compromise between performance and flexibility, but also because of their capability for exploiting the dynamic reconfigurability. First of all, in order to study the possible positive or negative effects derived from adapting the performance of an application dynamically, this Thesis pro-poses a set of scalable hardware architectures for two high performance but very different applications: video coding and hyperspectral linear unmixing. However, despite the fact that these hardware solutions might be scaled dy-namically, they do not incorporate any mechanism for being reconfigured by themselves. In fact, the reconfiguration management must be supervised by another mechanism. Therefore, with the objective of alleviating this fact, this Thesis also proposes a flexible module for controlling, managing and checking the dynamic reconfigurability procedure. As a whole, these contributions (the scalable designs and the reconfigurability mechanism) are focused on filling the gap in the development of FPGA-based context-aware embedded systems.es
dc.formatapplication/pdfes
dc.languageengen_US
dc.rightsby-nc-ndes
dc.subject3307 Tecnología electrónicaes
dc.subject.otherFPGAes
dc.subject.otherReconfiguración dinámicaes
dc.subject.otherMicroelectrónicaes
dc.subject.otherVídeo digitales
dc.titleDynamically reconfigurable architectures for video coding and hyperspectral imaging systemsen_US
dc.typeinfo:eu-repo/semantics/doctoralThesisen_US
dc.typeThesisen_US
dc.typeThesisen_US
dc.compliance.driver1es
dc.contributor.centroIU de Microelectrónica Aplicadaen_US
dc.contributor.facultadEscuela de Ingeniería de Telecomunicación y Electrónicaen_US
dc.identifier.absysnet693932es
dc.investigacionIngeniería y Arquitecturaes
dc.rights.accessrightsinfo:eu-repo/semantics/openAccesses
dc.type2Tesis doctoralen_US
dc.identifier.matriculaTESIS-930200es
dc.identifier.ulpgces
dc.contributor.programaIngeniería De Telecomunicación Avanzadaes
item.grantfulltextopen-
item.fulltextCon texto completo-
crisitem.advisor.deptGIR IUMA: Diseño de Sistemas Electrónicos Integrados para el procesamiento de datos-
crisitem.advisor.deptIU de Microelectrónica Aplicada-
crisitem.advisor.deptDepartamento de Ingeniería Electrónica y Automática-
crisitem.advisor.deptGIR IUMA: Diseño de Sistemas Electrónicos Integrados para el procesamiento de datos-
crisitem.advisor.deptIU de Microelectrónica Aplicada-
crisitem.advisor.deptDepartamento de Ingeniería Electrónica y Automática-
crisitem.author.fullNameCervero García, Teresa Gloria-
Colección:Tesis doctoral
miniatura
Adobe PDF (11,21 MB)
Vista resumida

Google ScholarTM

Verifica


Comparte



Exporta metadatos



Los elementos en ULPGC accedaCRIS están protegidos por derechos de autor con todos los derechos reservados, a menos que se indique lo contrario.