Identificador persistente para citar o vincular este elemento:
http://hdl.handle.net/10553/10732
Título: | Sigma Delta frequency synthesizer for DVB-SH | Autores/as: | Pulido Medina, Jesús Rubén | Director/a : | Del Pino Suárez, Francisco Javier Lalchand Khemchandani, Sunil Hernández Ballester, Antonio |
Clasificación UNESCO: | 330703 Diseño de circuitos 330790 Microelectrónica 330791 Microelectrónica. Tecnología del silicio 330793 Microelectrónica. Diseño |
Palabras clave: | Microelecctrónica Modulación |
Fecha de publicación: | 2013 | Resumen: | El principal objetivo de esta tesis es el estudio y desarrollo de un sintetizador fraccional basado en un modulador Sigma Delta para el estándar DVB-SH. Para tal fin se ha utilizado la tecnología UMC 90 MM de Europractige. Dicho desarrollo incluye la elección y estudio de la arquitectura del sintetizador, el diseño de los bloques que la componen, la optimización de dichos circuitos y su posterior medida. Para ello se ha abordado el diseño del sintetizador desde cero, desde el establecimiento de las especificaciones iniciales de cada elemento de forma razonada, hasta la implementación y medida de los bloques que lo conforman. Se ha intentado minimizar el área, consumo, número de componentes pasivos y externos. Dicho sintetizador posee dicha topología dado la no viabilidad de gestionar toda la canalización que permite DVB-SH con un único valor entero de reloj. Los bloques que conforman el sintetizador son el VCO, el divisor rápido entre 2, el divisor programablr, el modulador Sigma Delta, el comparador de faso y el filtro de bucle. Todos estos bloques poseen estructuras y técnicas no convencionales, ya que han sido optimizados de acuerdo con el objetivo de maximizar sus prestaciones con el menor consumo posible. Entre estas técnicas de optimización están el uso de realimentadores de corriente en el caso del VCO, el empleo de una única red de reloj para el divisor rápido, metodologías de polarizaión en regiones subumbrales (gm/ID) en el modulador Sigma Delta o eliminación de la zona muerta en el comparador de fase. | Descripción: | Programa de doctorado: Ingeniería de telecomunicación avanzada | Facultad: | Escuela de Ingeniería de Telecomunicación y Electrónica | Instituto: | IU de Microelectrónica Aplicada | URI: | http://hdl.handle.net/10553/10732 | Derechos: | by-nc-nd |
Colección: | Tesis doctoral |
Los elementos en ULPGC accedaCRIS están protegidos por derechos de autor con todos los derechos reservados, a menos que se indique lo contrario.