Please use this identifier to cite or link to this item:
http://hdl.handle.net/10553/105065
DC Field | Value | Language |
---|---|---|
dc.contributor.advisor | Lalchand Khemchandani, Sunil | es |
dc.contributor.advisor | Del Pino Suárez, Francisco Javier | es |
dc.contributor.author | Marrero Mendoza, Araceli del Pilar | es |
dc.date.accessioned | 2021-03-11T01:07:05Z | - |
dc.date.available | 2021-03-11T01:07:05Z | - |
dc.date.issued | 2021 | - |
dc.identifier.other | Gestión académica | - |
dc.identifier.uri | http://hdl.handle.net/10553/105065 | - |
dc.description.abstract | El objetivo de este proyecto es el diseño de un amplificador de potencia para la banda Ka, es decir, 27 5 30 GHz para transmisión El objetivo es cumplir las especificaciones enmarcadas en el proyecto “Desarrollo de los circuitos electrónicos basados en MMICs a medida para la conformación de haz en sistemas avanzados de radar y comunicaciones” y ofrecerle la posibilidad de un amplificador personalizado. Se ha diseñado un amplificador de potencia multietapa, con tres etapas en cascada Las dos primeras adaptadas para máxima ganancia y la tercera, que es un paralelo de dos amplificadores mono etapa estará adaptada para máxima potencia Para éste diseño se ha utilizado la tecnología D 01 GH, sobre GaN de la foundry OMMIC. | en_US |
dc.description.abstract | This paper presents the design of a multistage power amplifier within the project "Development of electronic circuits based on customized MMICs for shaping a beam in advanced radar and communications systems". The amplifier is designed using GaN D01GH technology from OMMIC. The amplifier has been designed using Pathwave Advanced Design System (ADS) software and operates in Ka band (27.5-30 GHz). | en_US |
dc.language | spa | en_US |
dc.subject | 33 Ciencias tecnológicas | en_US |
dc.subject.other | Antenas Phased Array | es |
dc.title | Diseño de un amplificador de potencia en banda KA para antenas Phased Array | es |
dc.type | info:eu-repo/semantics/masterThesis | en_US |
dc.type | MasterThesis | en_US |
dc.contributor.departamento | Ingeniería Electrónica y Automática | es |
dc.investigacion | Ingeniería y Arquitectura | en_US |
dc.type2 | Trabajo final de máster | en_US |
dc.utils.revision | Sí | en_US |
dc.identifier.matricula | TFT-52021 | es |
dc.identifier.ulpgc | Sí | en_US |
dc.contributor.buulpgc | BU-TEL | es |
dc.contributor.titulacion | Máster Universitario en Tecnologías de Telecomunicación | es |
item.grantfulltext | open | - |
item.fulltext | Con texto completo | - |
crisitem.advisor.dept | GIR IUMA: Tecnología Microelectrónica | - |
crisitem.advisor.dept | IU de Microelectrónica Aplicada | - |
crisitem.advisor.dept | Departamento de Ingeniería Electrónica y Automática | - |
crisitem.advisor.dept | GIR IUMA: Tecnología Microelectrónica | - |
crisitem.advisor.dept | IU de Microelectrónica Aplicada | - |
crisitem.advisor.dept | Departamento de Ingeniería Electrónica y Automática | - |
Appears in Collections: | Trabajo final de máster |
Page view(s)
97
checked on May 25, 2024
Download(s)
114
checked on May 25, 2024
Google ScholarTM
Check
Share
Export metadata
Items in accedaCRIS are protected by copyright, with all rights reserved, unless otherwise indicated.