Please use this identifier to cite or link to this item:
http://hdl.handle.net/10553/77497
DC Field | Value | Language |
---|---|---|
dc.contributor.advisor | Núñez Ordóñez, Antonio | - |
dc.contributor.advisor | Pérez Carballo, Pedro Francisco | - |
dc.contributor.author | Domínguez Hernández, Adrián | - |
dc.date.accessioned | 2021-02-03T13:00:34Z | - |
dc.date.available | 2021-02-03T13:00:34Z | - |
dc.date.issued | 2014 | - |
dc.identifier.other | contentdm-postulpgc | - |
dc.identifier.uri | http://hdl.handle.net/10553/77497 | - |
dc.description | Máster Universitario en Tecnologías de Telecomunicación | - |
dc.description.abstract | Este trabajo describe los conceptos clave en la implementación de un procesador de eventos en tiempo real utilizando una metodología de síntesis de alto nivel basado en Xilinx Vivado HLS. El flujo de diseño se inicia a partir de un modelo funcional SystemC y se ha perfeccionado usando una metodología de síntesis de alto nivel hasta obtener una microarquitectura RTL. El proceso es guiado con medidas de rendimiento (latencia, ciclo, el tiempo, la energía, la utilización de recursos) con el objetivo de asegurar la calidad del sistema final. Los resultados muestran que Xilinx Vivado HLS proporciona mejorasen el uso de los recursos a pesar de las dificultades para manejar ciertos aspectos de lenguajes de descripción de sistemas como SystemC. Por último, se dan algunas recomendaciones sobre la síntesis de alto nivel con Xilinx Vivado HLS. | - |
dc.format | 3655550 Bytes | - |
dc.language | spa | - |
dc.rights | Acceso restringido para la comunidad universitaria de la ULPGC | - |
dc.subject | 3325 Tecnología de las telecomunicaciones | - |
dc.title | Síntesis de alto nivel basada en Xilinx Vivado para aceleradores hardware | - |
dc.type | info:eu-repo/semantics/masterThesis | - |
dc.type | MasterThesis | - |
dc.contributor.centro | IU de Microelectrónica Aplicada | - |
dc.contributor.facultad | Escuela de Ingeniería de Telecomunicación y Electrónica | - |
dc.identifier.absysnet | 719999 | - |
dc.investigacion | Ingeniería y Arquitectura | - |
dc.type2 | Trabajo final de máster | - |
dc.utils.revision | Sí | - |
dc.identifier.matricula | TFT-31907 | - |
dc.identifier.ulpgc | Sí | - |
dc.contributor.buulpgc | BU-TEL | - |
dc.contributor.titulacion | Máster Universitario en Tecnologías de Telecomunicación | - |
item.grantfulltext | open | - |
item.fulltext | Con texto completo | - |
crisitem.author.fullName | Domínguez Hernández, Adrián | - |
crisitem.advisor.dept | GIR IUMA: Sistemas de Información y Comunicaciones | - |
crisitem.advisor.dept | IU de Microelectrónica Aplicada | - |
crisitem.advisor.dept | Departamento de Ingeniería Electrónica y Automática | - |
crisitem.advisor.dept | GIR IUMA: Sistemas de Información y Comunicaciones | - |
crisitem.advisor.dept | IU de Microelectrónica Aplicada | - |
crisitem.advisor.dept | Departamento de Ingeniería Electrónica y Automática | - |
Appears in Collections: | Trabajo final de máster |
Page view(s)
192
checked on Nov 1, 2024
Download(s)
1,069
checked on Nov 1, 2024
Google ScholarTM
Check
Share
Export metadata
Items in accedaCRIS are protected by copyright, with all rights reserved, unless otherwise indicated.