Please use this identifier to cite or link to this item: http://hdl.handle.net/10553/77497
DC FieldValueLanguage
dc.contributor.advisorNúñez Ordóñez, Antonio-
dc.contributor.advisorPérez Carballo, Pedro Francisco-
dc.contributor.authorDomínguez Hernández, Adrián-
dc.date.accessioned2021-02-03T13:00:34Z-
dc.date.available2021-02-03T13:00:34Z-
dc.date.issued2014-
dc.identifier.othercontentdm-postulpgc-
dc.identifier.urihttp://hdl.handle.net/10553/77497-
dc.descriptionMáster Universitario en Tecnologías de Telecomunicación-
dc.description.abstractEste trabajo describe los conceptos clave en la implementación de un procesador de eventos en tiempo real utilizando una metodología de síntesis de alto nivel basado en Xilinx Vivado HLS. El flujo de diseño se inicia a partir de un modelo funcional SystemC y se ha perfeccionado usando una metodología de síntesis de alto nivel hasta obtener una microarquitectura RTL. El proceso es guiado con medidas de rendimiento (latencia, ciclo, el tiempo, la energía, la utilización de recursos) con el objetivo de asegurar la calidad del sistema final. Los resultados muestran que Xilinx Vivado HLS proporciona mejorasen el uso de los recursos a pesar de las dificultades para manejar ciertos aspectos de lenguajes de descripción de sistemas como SystemC. Por último, se dan algunas recomendaciones sobre la síntesis de alto nivel con Xilinx Vivado HLS.-
dc.format3655550 Bytes-
dc.languagespa-
dc.rightsAcceso restringido para la comunidad universitaria de la ULPGC-
dc.subject3325 Tecnología de las telecomunicaciones-
dc.titleSíntesis de alto nivel basada en Xilinx Vivado para aceleradores hardware-
dc.typeinfo:eu-repo/semantics/masterThesis-
dc.typeMasterThesis-
dc.contributor.centroIU de Microelectrónica Aplicada-
dc.contributor.facultadEscuela de Ingeniería de Telecomunicación y Electrónica-
dc.identifier.absysnet719999-
dc.investigacionIngeniería y Arquitectura-
dc.type2Trabajo final de máster-
dc.utils.revision-
dc.identifier.matriculaTFT-31907-
dc.identifier.ulpgc-
dc.contributor.buulpgcBU-TEL-
dc.contributor.titulacionMáster Universitario en Tecnologías de Telecomunicación-
item.grantfulltextopen-
item.fulltextCon texto completo-
crisitem.author.fullNameDomínguez Hernández, Adrián-
crisitem.advisor.deptGIR IUMA: Sistemas de Información y Comunicaciones-
crisitem.advisor.deptIU de Microelectrónica Aplicada-
crisitem.advisor.deptDepartamento de Ingeniería Electrónica y Automática-
crisitem.advisor.deptGIR IUMA: Sistemas de Información y Comunicaciones-
crisitem.advisor.deptIU de Microelectrónica Aplicada-
crisitem.advisor.deptDepartamento de Ingeniería Electrónica y Automática-
Appears in Collections:Trabajo final de máster
Thumbnail
Adobe PDF (2,76 MB)
Thumbnail
Adobe PDF (664,99 kB)
Thumbnail
Adobe PDF (115,84 kB)
Unknown (3,57 MB)
Show simple item record

Page view(s)

192
checked on Nov 1, 2024

Download(s)

1,069
checked on Nov 1, 2024

Google ScholarTM

Check


Share



Export metadata



Items in accedaCRIS are protected by copyright, with all rights reserved, unless otherwise indicated.