Please use this identifier to cite or link to this item:
https://accedacris.ulpgc.es/handle/10553/77482
Campo DC | Valor | idioma |
---|---|---|
dc.contributor.advisor | Marrero Callicó, Gustavo Iván | - |
dc.contributor.advisor | López Suárez, Sebastián | - |
dc.contributor.author | Medina Machín, Anabella | - |
dc.date.accessioned | 2021-02-03T09:10:27Z | - |
dc.date.available | 2021-02-03T09:10:27Z | - |
dc.date.issued | 2011 | en_US |
dc.identifier.uri | https://accedacris.ulpgc.es/handle/10553/77482 | - |
dc.description.abstract | En el presente trabajo fin de máster se ha desarrollado una metodología para la síntesis hardware en FPGAs del algoritmo N-FINDR desarrollado encódigo Matlab. En la fase inicial de esta metodología se utilizan la Toolbox proporcionada por Matlab para la obtención de código C/C++ embebido (Embedded C Toolbox), así como también la Toolbox Fixed-Point que permite la utilización de aritmética de punto fijo. También se ha recurrido a otro tipo de librerías de punto fijo desarrolladas en lenguaje C/C++. Mediante estas herramientas se ha logrado obtener un código C/C++. Para la implementación sobre FPGAs se utilizó la herramienta Catapult C que permite convertir el código C/C++ en un lenguaje de descripción hardware como Verilog o VHDL. | en_US |
dc.language | spa | en_US |
dc.subject | 3325 Tecnología de las telecomunicaciones | en_US |
dc.title | Metodología para el sintetizado hardware del algoritmo N-FINDR implementado en Matlab | en_US |
dc.type | info:eu-repo/semantics/masterThesis | en_US |
dc.type | MasterThesis | en_US |
dc.contributor.centro | IU de Microelectrónica Aplicada | en_US |
dc.contributor.facultad | Escuela de Ingeniería de Telecomunicación y Electrónica | en_US |
dc.investigacion | Ingeniería y Arquitectura | en_US |
dc.type2 | Trabajo final de máster | en_US |
dc.utils.revision | Sí | en_US |
dc.identifier.ulpgc | Sí | en_US |
dc.contributor.buulpgc | BU-TEL | en_US |
item.grantfulltext | open | - |
item.fulltext | Con texto completo | - |
crisitem.advisor.dept | GIR IUMA: Diseño de Sistemas Electrónicos Integrados para el procesamiento de datos | - |
crisitem.advisor.dept | IU de Microelectrónica Aplicada | - |
crisitem.advisor.dept | Departamento de Ingeniería Electrónica y Automática | - |
crisitem.advisor.dept | GIR IUMA: Diseño de Sistemas Electrónicos Integrados para el procesamiento de datos | - |
crisitem.advisor.dept | IU de Microelectrónica Aplicada | - |
crisitem.advisor.dept | Departamento de Ingeniería Electrónica y Automática | - |
Colección: | Trabajo final de máster |
Page view(s)
117
checked on Nov 1, 2024
Download(s)
61
checked on Nov 1, 2024
Google ScholarTM
Check
Share
Export metadata
Items in accedaCRIS are protected by copyright, with all rights reserved, unless otherwise indicated.