Identificador persistente para citar o vincular este elemento:
http://hdl.handle.net/10553/77436
Título: | Diseño e implementación de una arquitectura MapReduce para aplicaciones Big Data mediante síntesis de alto nivel | Autores/as: | Spahr, Julian | Director/a : | Pérez Carballo, Pedro Francisco Núñez Ordóñez, Antonio |
Clasificación UNESCO: | 3325 Tecnología de las telecomunicaciones | Fecha de publicación: | 2017 | Resumen: | This Master’s thesis comprises the design and implementation of a hardware platform that integrates critical algorithms of Big Data application processing on a Xilinx Zynq series SoC, improving significantly it’s efficiency in comparison to software implementations. Specifically, a MapReduce platform has been designed using the classic WordCount application to establish a generic architecture that allows for easy IP block substitution to modify the application into another, if it complies with the MapReduce outline. This work starts presenting key aspects of the Big Data concept and techniques for massive data analysis in modern systems. Through this, we cover the MapReduce programming model, for large data processing and generation through parallelization on clusters. Following up, the used Xilinx Zynq Design Methodology is explained, that allows for the design of flexible and configurable platforms, leading finally into the tools used in this thesis, among which we emphasize the Xilinx Vivado Design Suite for SoC FPGA. Lastly, the designed prototype is put through a validation phase to estimate the performance parameters of the system, i.e. latency, throughput and utilization of the MapReduce system. Based on these results, we conclude that the designed platform is a good solution with respect to massive data analysis for Big Data applications, due to its high computing speed, low power consumption and utilization and ultimately due to its flexibility to be adapted for other MapReduce applications of similar characteristics. | Departamento: | Departamento de Ingeniería Electrónica Y Automática | Facultad: | Escuela de Ingeniería de Telecomunicación y Electrónica | Instituto: | IU de Microelectrónica Aplicada | Titulación: | Máster Universitario en Tecnologías de Telecomunicación | URI: | http://hdl.handle.net/10553/77436 |
Colección: | Trabajo final de máster |
En el caso de que no encuentre el documento puede ser debido a que el centro o las/os autoras/es no autorizan su publicación. Si tiene verdadero interés en el contenido del mismo, puede dirigirse al director/a o directores/as del trabajo cuyos datos encontrará más arriba.
Vista completaVisitas
97
actualizado el 01-nov-2024
Descargas
90
actualizado el 01-nov-2024
Google ScholarTM
Verifica
Comparte
Exporta metadatos
Los elementos en ULPGC accedaCRIS están protegidos por derechos de autor con todos los derechos reservados, a menos que se indique lo contrario.