Identificador persistente para citar o vincular este elemento: http://hdl.handle.net/10553/77425
Campo DC Valoridioma
dc.contributor.advisorDel Pino Suárez, Francisco Javieres
dc.contributor.advisorLalchand Khemchandani, Suniles
dc.contributor.authorMateos Angulo, Sergioes
dc.date.accessioned2021-02-01T12:31:23Z-
dc.date.available2021-02-01T12:31:23Z-
dc.date.issued2016en_US
dc.identifier.urihttp://hdl.handle.net/10553/77425-
dc.description.abstractEn este trabajo fin de máster se ha realizado el diseño a nivel de layout de un cabezal de recepción ya diseñado. Este cabezal de recepción tiene una arquitectura del tipo Low-IF, que posee una serie de ventajas para aplicaciones de bajo coste y bajo consumo como, por ejemplo, la minimización del ruido flicker. El cabezal diseñado está compuesto por varios circuitos o elementos, donde cada uno cumple una función en la cadena de recepción. En primer lugar se encuentra el amplificador de bajo ruido o LNA. Se trata del circuito encargado de adaptar la señal de RF entrante y amplificarla, eso sí, introduciendo el menor ruido posible al circuito. En cuanto al mezclador, se ha optado por un mezclador en cuadratura pasivo doble-balanceado. Por último, los amplificadores de transimpedancia o TIA que se han diseñado, convierten la señal en corriente, que sale del mezclador, en señal de tensión. Para ello se ha optado por una estructura basada en inversores con realimentación resistiva. Los inversores que forman dicho amplificador tienen dos ramas inversoras utilizando transistores CMOS de la tecnología UMC 0.18 um.en_US
dc.languagespaen_US
dc.subject3325 Tecnología de las telecomunicacionesen_US
dc.titleImplementación Física y Verificación de un Cabezal de Recepción para el Estándar IEEE 802.15.4 en Tecnología CMOS 0,18umes
dc.typeinfo:eu-repo/semantics/masterThesisen_US
dc.typeMasterThesisen_US
dc.contributor.centroIU de Microelectrónica Aplicadaen_US
dc.contributor.departamentoDepartamento de Ingeniería Electrónica Y Automáticaes
dc.contributor.facultadEscuela de Ingeniería de Telecomunicación y Electrónicaen_US
dc.investigacionIngeniería y Arquitecturaen_US
dc.type2Trabajo final de másteren_US
dc.utils.revisionen_US
dc.identifier.matriculaTFT-38484es
dc.identifier.ulpgcen_US
dc.contributor.buulpgcBU-TELes
dc.contributor.titulacionMáster Universitario en Tecnologías de Telecomunicaciónes
item.fulltextCon texto completo-
item.grantfulltextopen-
crisitem.advisor.deptGIR IUMA: Tecnología Microelectrónica-
crisitem.advisor.deptIU de Microelectrónica Aplicada-
crisitem.advisor.deptDepartamento de Ingeniería Electrónica y Automática-
crisitem.advisor.deptGIR IUMA: Tecnología Microelectrónica-
crisitem.advisor.deptIU de Microelectrónica Aplicada-
crisitem.advisor.deptDepartamento de Ingeniería Electrónica y Automática-
crisitem.author.fullNameMateos Angulo, Sergio-
Colección:Trabajo final de máster
miniatura
Adobe PDF (5,83 MB)
miniatura
Adobe PDF (656,33 kB)
miniatura
Adobe PDF (287,88 kB)
Vista resumida

Visitas

92
actualizado el 01-nov-2024

Descargas

86
actualizado el 01-nov-2024

Google ScholarTM

Verifica


Comparte



Exporta metadatos



Los elementos en ULPGC accedaCRIS están protegidos por derechos de autor con todos los derechos reservados, a menos que se indique lo contrario.