Identificador persistente para citar o vincular este elemento: http://hdl.handle.net/10553/76813
Campo DC Valoridioma
dc.contributor.advisorLópez Feliciano, José Franciscoes
dc.contributor.advisorDiaz Martin Maria, Horstrand Andaluz, Pabloes
dc.contributor.advisorDíaz Martín, Maríaes
dc.contributor.advisorHorstrand Andaluz, Pablo Sebastianes
dc.contributor.authorTamayo Abad, Bryan Davides
dc.date.accessioned2020-12-18T13:01:38Z-
dc.date.available2020-12-18T13:01:38Z-
dc.date.issued2020-
dc.identifier.urihttp://hdl.handle.net/10553/76813-
dc.description.abstractLas imágenes hiperespectrales permiten un análisis pormenorizado del perfil específico de radiancia de un determinado material más allá del rango visible del espectro electromagnético. En contraposición, el procesamiento y el almacenaje de este tipo de imágenes se ve comprometido por el alto volumen de datos que ofrecen. Como solución, se hace uso de técnicas de compresión en aras de disminuir la cantidad de datos a procesar, guardar o transmitir. Este proceso de compresión se suele llevar a cabo en plataformas como Graphics Processing Unit (GPU), Field Programmable Gate Array (FPGA), System On Chip (SoC), entre otras, configuradas en vehículos aéreos no tripulados como los drones o satélites. En este sentido, en este proyecto se llevará a cabo la implementación del algoritmo Hyperspectral Image Lossy Compression Algorithm (HyperLCA) en una plataforma hibrida denominada Pynq Z1 basada en un SoC XC7Z020-1CLG400C. El objetivo principal de este trabajo es la aceleración de dicho algoritmo por medio de un acelerador hardware, es decir, nos centraremos en reducir el tiempo de compresión de estas imágenes. Este procedimiento se llevará a cabo por medio de técnicas de paralelismo como las directivas proporcionadas por el propio fabricante Xilinx. Asimismo, se empleará el software SDSoC para la síntesis e implementación del algoritmo. Primero se realizará un análisis del algoritmo con el objetivo de elegir que función se implementará en el acelerador hardware. Posteriormente se implementarán técnicas de paralelismo y en caso de ser necesario se modificarán aquellas partes que se considere oportuno. Por último, se realizarán diferentes simulaciones para comprobar el correcto funcionamiento del algoritmo y los resultados obtenidos se compararán con la implementación llevada a cabo en una plataforma basada en GPU.en_US
dc.description.abstractHyperspectral images allow a detailed analysis of the specific radiance profile of a certain material beyond the visible range of the electromagnetic spectrum. However, the processing and storage of this type of images is compromised by high volume of data that they offer. As a solution, compression techniques are used in order to cut down on the amount of data to be processed, saved or transmitted. The compression process is usually carried out on platforms such as GPUs, FPGAs, SoC, among others, these are configured on unmanned aerial vehicles such as drones or satellites. In this sense, in this project the implementation HyperLCA algorithm will be carried out on a hybrid platform called Pynq Z1 based on an XC7Z020- 1CLG400C SoC. The main objective of this project is the acceleration of this algorithm by means of a hardware accelerator, in other words, we will focus on decreasing compression time of these images. This procedure will be carried out by means of parallelism techniques such as directives provided by the manufacturer Xilinx. In addition, SDSoC software will also be used for the synthesis and implementation of the algorithm. First, an analysis of the algorithm will be carried out in order to choose which function will be implemented in the hardware accelerator. Secondly, parallelism techniques will be implemented and if deemed appropriate, those parts will be modified. Finally, several different simulations will be carried out to check the correct operation of the algorithm and the results obtained will be compared with the implementation carried out on a GPU based platform.en_US
dc.languagespaen_US
dc.subject3325 Tecnología de las telecomunicacionesen_US
dc.titleCompresión de imágenes hiperespectrales en plataformas basadas en FPGAs para aplicaciones en tiempo reales
dc.typeinfo:eu-repo/semantics/bachelorThesisen_US
dc.typeBachelorThesisen_US
dc.contributor.departamentoDepartamento de Ingeniería Electrónica Y Automáticaes
dc.contributor.facultadEscuela de Ingeniería de Telecomunicación y Electrónicaen_US
dc.investigacionIngeniería y Arquitecturaen_US
dc.type2Trabajo final de gradoen_US
dc.description.notasMención: Sistemas Electrónicosen_US
dc.identifier.matriculaTFT-58830es
dc.identifier.ulpgcen_US
dc.contributor.buulpgcBU-TELes
dc.contributor.titulacionGrado en Ingeniería en Tecnologías de la Telecomunicaciónes
item.fulltextCon texto completo-
item.grantfulltextrestricted-
crisitem.advisor.deptGIR IUMA: Diseño de Sistemas Electrónicos Integrados para el procesamiento de datos-
crisitem.advisor.deptIU de Microelectrónica Aplicada-
crisitem.advisor.deptDepartamento de Ingeniería Electrónica y Automática-
crisitem.advisor.deptGIR IUMA: Diseño de Sistemas Electrónicos Integrados para el procesamiento de datos-
crisitem.advisor.deptIU de Microelectrónica Aplicada-
crisitem.advisor.deptGIR IUMA: Diseño de Sistemas Electrónicos Integrados para el procesamiento de datos-
crisitem.advisor.deptIU de Microelectrónica Aplicada-
Colección:Trabajo final de grado
Restringido ULPGC
miniatura
Adobe PDF (4,75 MB)
Inicia sesión para acceder
Vista resumida

Google ScholarTM

Verifica


Comparte



Exporta metadatos



Los elementos en ULPGC accedaCRIS están protegidos por derechos de autor con todos los derechos reservados, a menos que se indique lo contrario.