Identificador persistente para citar o vincular este elemento: http://hdl.handle.net/10553/76239
Campo DC Valoridioma
dc.contributor.advisorPérez Carballo, Pedro Francisco-
dc.contributor.advisorHernández Fernández, Pedro-
dc.contributor.authorRodríguez Almeida, Antonio José-
dc.date.accessioned2020-12-02T13:58:04Z-
dc.date.available2020-12-02T13:58:04Z-
dc.date.issued2017en_US
dc.identifier.urihttp://hdl.handle.net/10553/76239-
dc.description.abstractEste trabajo describe el flujo de diseño de la implementación de un IP soft-core de la ISA libre de licencia RISC-V en una plataforma FPGA. Para ello, es necesario un estudio teórico detallado de la propia arquitectura y de las herramientas necesarias para trabajar con ella. Para dicha implementación, se ha partido de una descripción hardware de la versión de 64 bits de RISC-V y se ha utilizado el entorno de diseño de Xilinx Vivado IDE. Utilizando Vivado, se ha empaquetado en un bloque IP dicha descripción y se ha diseñado la plataforma de validación basada en comunicaciones AMBA AXI que verifica la correcta integración del bloque IP en la FPGA. Tras esto, se han realizado diferentes síntesis del diseño para comparar prestaciones. También se ha realizado la síntesis para diferentes plataformas FPGA, para predecir así el comportamiento que podría tener el bloque IP en ellas. El software empotrado de la plataforma ha sido desarrollado utilizando la tool-chain GNU propia de RISC-V, partiendo desde código C y produciendo los ficheros ejecutables para ser insertado en la plataforma. Por último, se han estudiado las prestaciones del IP integrado, para comparar en qué plataformas el IP será más eficiente y puede ser mejor aprovechado.en_US
dc.languagespaen_US
dc.subject3325 Tecnología de las telecomunicacionesen_US
dc.titleIP para la implementación de un módulo RISC-V en una FPGAen_US
dc.typeinfo:eu-repo/semantics/bachelorThesisen_US
dc.typeBachelorThesisen_US
dc.contributor.facultadEscuela de Ingeniería de Telecomunicación y Electrónicaen_US
dc.investigacionIngeniería y Arquitecturaen_US
dc.type2Trabajo final de gradoen_US
dc.description.notasMención: Sistemas electrónicosen_US
dc.identifier.ulpgcen_US
dc.contributor.buulpgcBU-TELen_US
item.grantfulltextrestricted-
item.fulltextCon texto completo-
crisitem.advisor.deptGIR IUMA: Sistemas de Información y Comunicaciones-
crisitem.advisor.deptIU de Microelectrónica Aplicada-
crisitem.advisor.deptDepartamento de Ingeniería Electrónica y Automática-
crisitem.advisor.deptGIR IUMA: Sistemas de Información y Comunicaciones-
crisitem.advisor.deptIU de Microelectrónica Aplicada-
crisitem.advisor.deptDepartamento de Ingeniería Electrónica y Automática-
crisitem.author.deptGIR IUMA: Diseño de Sistemas Electrónicos Integrados para el procesamiento de datos-
crisitem.author.deptIU de Microelectrónica Aplicada-
crisitem.author.orcid0000-0001-6358-5745-
crisitem.author.parentorgIU de Microelectrónica Aplicada-
crisitem.author.fullNameRodríguez Almeida, Antonio José-
Colección:Trabajo final de grado
Restringido ULPGC
miniatura
Adobe PDF (4,52 MB)
Inicia sesión para acceder
Vista resumida

Visitas

100
actualizado el 27-ene-2024

Descargas

31
actualizado el 27-ene-2024

Google ScholarTM

Verifica


Comparte



Exporta metadatos



Los elementos en ULPGC accedaCRIS están protegidos por derechos de autor con todos los derechos reservados, a menos que se indique lo contrario.