Please use this identifier to cite or link to this item:
http://hdl.handle.net/10553/76239
DC Field | Value | Language |
---|---|---|
dc.contributor.advisor | Pérez Carballo, Pedro Francisco | - |
dc.contributor.advisor | Hernández Fernández, Pedro | - |
dc.contributor.author | Rodríguez Almeida, Antonio José | - |
dc.date.accessioned | 2020-12-02T13:58:04Z | - |
dc.date.available | 2020-12-02T13:58:04Z | - |
dc.date.issued | 2017 | en_US |
dc.identifier.uri | http://hdl.handle.net/10553/76239 | - |
dc.description.abstract | Este trabajo describe el flujo de diseño de la implementación de un IP soft-core de la ISA libre de licencia RISC-V en una plataforma FPGA. Para ello, es necesario un estudio teórico detallado de la propia arquitectura y de las herramientas necesarias para trabajar con ella. Para dicha implementación, se ha partido de una descripción hardware de la versión de 64 bits de RISC-V y se ha utilizado el entorno de diseño de Xilinx Vivado IDE. Utilizando Vivado, se ha empaquetado en un bloque IP dicha descripción y se ha diseñado la plataforma de validación basada en comunicaciones AMBA AXI que verifica la correcta integración del bloque IP en la FPGA. Tras esto, se han realizado diferentes síntesis del diseño para comparar prestaciones. También se ha realizado la síntesis para diferentes plataformas FPGA, para predecir así el comportamiento que podría tener el bloque IP en ellas. El software empotrado de la plataforma ha sido desarrollado utilizando la tool-chain GNU propia de RISC-V, partiendo desde código C y produciendo los ficheros ejecutables para ser insertado en la plataforma. Por último, se han estudiado las prestaciones del IP integrado, para comparar en qué plataformas el IP será más eficiente y puede ser mejor aprovechado. | en_US |
dc.language | spa | en_US |
dc.subject | 3325 Tecnología de las telecomunicaciones | en_US |
dc.title | IP para la implementación de un módulo RISC-V en una FPGA | en_US |
dc.type | info:eu-repo/semantics/bachelorThesis | en_US |
dc.type | BachelorThesis | en_US |
dc.contributor.facultad | Escuela de Ingeniería de Telecomunicación y Electrónica | en_US |
dc.investigacion | Ingeniería y Arquitectura | en_US |
dc.type2 | Trabajo final de grado | en_US |
dc.description.notas | Mención: Sistemas electrónicos | en_US |
dc.identifier.ulpgc | Sí | en_US |
dc.contributor.buulpgc | BU-TEL | en_US |
item.grantfulltext | restricted | - |
item.fulltext | Con texto completo | - |
crisitem.advisor.dept | GIR IUMA: Sistemas de Información y Comunicaciones | - |
crisitem.advisor.dept | IU de Microelectrónica Aplicada | - |
crisitem.advisor.dept | Departamento de Ingeniería Electrónica y Automática | - |
crisitem.advisor.dept | GIR IUMA: Sistemas de Información y Comunicaciones | - |
crisitem.advisor.dept | IU de Microelectrónica Aplicada | - |
crisitem.advisor.dept | Departamento de Ingeniería Electrónica y Automática | - |
crisitem.author.dept | GIR IUMA: Diseño de Sistemas Electrónicos Integrados para el procesamiento de datos | - |
crisitem.author.dept | IU de Microelectrónica Aplicada | - |
crisitem.author.orcid | 0000-0001-6358-5745 | - |
crisitem.author.parentorg | IU de Microelectrónica Aplicada | - |
crisitem.author.fullName | Rodríguez Almeida, Antonio José | - |
Appears in Collections: | Trabajo final de grado Restringido ULPGC |
Items in accedaCRIS are protected by copyright, with all rights reserved, unless otherwise indicated.