Please use this identifier to cite or link to this item: http://hdl.handle.net/10553/63621
DC FieldValueLanguage
dc.contributor.advisorPérez Suárez, Santiago Tomáses
dc.contributor.authorTicay Rivas, Jaime Robertoes
dc.date.accessioned2020-01-22T11:33:00Z-
dc.date.available2012-06-13T00:00:00Zes
dc.date.available2020-01-22T11:33:00Z-
dc.date.issued2008en_US
dc.identifier.othercontentdm-postulpgces
dc.identifier.urihttp://hdl.handle.net/10553/63621-
dc.formatPDFes
dc.languagespaen_US
dc.rightsAcceso restringido para la comunidad universitaria de la ULPGCes
dc.subject3325 Tecnología de las telecomunicacionesen_US
dc.titleDiseño de un reloj de ajedrez digital usando dispositivo lógico programable y lenguaje VHDLes
dc.typeinfo:eu-repo/semantics/studentThesisen_US
dc.typeStudentThesisen_US
dc.identifier.absysnet559850es
dc.type2Proyecto fin de carreraen_US
dc.identifier.currensHostinges
dc.description.numberofpages231 p.es
dc.utils.revisionNoen_US
dc.identifier.matriculaTFT-18690es
dc.identifier.ulpgces
dc.contributor.titulacionIngeniero Técnico de Telecomunicación, especialidad en Sistemas de Telecomunicaciónes
item.fulltextCon texto completo-
item.grantfulltextrestricted-
crisitem.author.orcid0000-0003-4165-3131-
crisitem.author.fullNameTicay Rivas, Jaime Roberto-
crisitem.advisor.deptDepartamento de Señales y Comunicaciones-
Appears in Collections:Proyecto fin de carrera
Restringido ULPGC
Pendiente de revisión
Thumbnail
Adobe PDF (6,54 MB)
This file is reserved to the following groups: autenticados
Show simple item record

Page view(s)

293
checked on Jul 27, 2024

Download(s)

76
checked on Jul 27, 2024

Google ScholarTM

Check


Share



Export metadata



Items in accedaCRIS are protected by copyright, with all rights reserved, unless otherwise indicated.