Please use this identifier to cite or link to this item: http://hdl.handle.net/10553/60278
DC FieldValueLanguage
dc.contributor.authorSarmiento, Robertoen_US
dc.contributor.authorArmas Sosa, Valentín deen_US
dc.contributor.authorPérez Carballo, Pedro Franciscoen_US
dc.contributor.authorLópez Feliciano, Jose Franciscoen_US
dc.contributor.authorNúñez-Reyes, Amparoen_US
dc.date.accessioned2020-01-20T10:25:41Z-
dc.date.available2020-01-20T10:25:41Z-
dc.date.issued1991en_US
dc.identifier.isbn84-87412-61-0en_US
dc.identifier.otherDialnet-
dc.identifier.urihttp://hdl.handle.net/10553/60278-
dc.description.abstractLa tecnología de Arseniuro de Galio (GaAs) ha experimentado en los últimos años un gran avance. Sus características propias, diferenciadas respecto al Silicio, ha planteado el problema de la bondad de las estructuras de computación generadas para este último cuando son utilizadas en aplicaciones con tecnología GaAs. Una de las primitivas básicas encontradas comunmente en los procesadores de datos y de señal son los sumadores. En este artículo se presenta el diseño de diferentes arquitecturas de sumadores, lo que permiten discernir el más adecuado según la aplicación a la que sea destinado. Los diseños se han realizado siguiendo diferentes metodologías de diseño, para poder evaluar su influencia sobre las prestaciones.en_US
dc.languageengen_US
dc.sourceDiseño de circuitos integrados: actas del VI Congreso, Santander, 11/15 de noviembre de 1991, p. 407-412en_US
dc.subject3307 Tecnología electrónicaen_US
dc.subject.otherDiseño de circuitos integradosen_US
dc.titleDiseño y optimización de sumadores en tecnología GaAsen_US
dc.typeinfo:eu-repo/semantics/bookParten_US
dc.typeBookParten_US
dc.identifier.urlhttp://dialnet.unirioja.es/servlet/articulo?codigo=6279955-
dc.description.lastpage412-
dc.description.firstpage407-
dc.investigacionIngeniería y Arquitecturaen_US
dc.type2Capítulo de libroen_US
dc.contributor.authordialnetid4374837-
dc.contributor.authordialnetid3308929-
dc.contributor.authordialnetid4374850-
dc.contributor.authordialnetid1771074-
dc.contributor.authordialnetidNo ID-
dc.identifier.dialnet6279955ARTLIB-
dc.utils.revisionen_US
dc.identifier.ulpgces
item.grantfulltextnone-
item.fulltextSin texto completo-
crisitem.author.deptGIR IUMA: Diseño de Sistemas Electrónicos Integrados para el procesamiento de datos-
crisitem.author.deptIU de Microelectrónica Aplicada-
crisitem.author.deptDepartamento de Ingeniería Electrónica y Automática-
crisitem.author.deptGIR IUMA: Sistemas de Información y Comunicaciones-
crisitem.author.deptIU de Microelectrónica Aplicada-
crisitem.author.deptDepartamento de Ingeniería Electrónica y Automática-
crisitem.author.deptGIR IUMA: Sistemas de Información y Comunicaciones-
crisitem.author.deptIU de Microelectrónica Aplicada-
crisitem.author.deptDepartamento de Ingeniería Electrónica y Automática-
crisitem.author.deptGIR IUMA: Diseño de Sistemas Electrónicos Integrados para el procesamiento de datos-
crisitem.author.deptIU de Microelectrónica Aplicada-
crisitem.author.deptDepartamento de Ingeniería Electrónica y Automática-
crisitem.author.orcid0000-0002-4843-0507-
crisitem.author.orcid0000-0002-1017-8107-
crisitem.author.orcid0000-0001-7912-8768-
crisitem.author.orcid0000-0002-6304-2801-
crisitem.author.parentorgIU de Microelectrónica Aplicada-
crisitem.author.parentorgIU de Microelectrónica Aplicada-
crisitem.author.parentorgIU de Microelectrónica Aplicada-
crisitem.author.parentorgIU de Microelectrónica Aplicada-
crisitem.author.fullNameSarmiento Rodríguez, Roberto-
crisitem.author.fullNameDe Armas Sosa, Valentín-
crisitem.author.fullNamePérez Carballo, Pedro Francisco-
crisitem.author.fullNameLópez Feliciano, José Francisco-
Appears in Collections:Capítulo de libro
Show simple item record

Page view(s)

83
checked on Jan 23, 2024

Google ScholarTM

Check

Altmetric


Share



Export metadata



Items in accedaCRIS are protected by copyright, with all rights reserved, unless otherwise indicated.