Identificador persistente para citar o vincular este elemento: http://hdl.handle.net/10553/45040
Campo DC Valoridioma
dc.contributor.authorLópez, S.en_US
dc.contributor.authorKanstein, A.en_US
dc.contributor.authorLópez Feliciano, José Franciscoen_US
dc.contributor.authorBerekovic, M.en_US
dc.contributor.authorSarmiento, R.en_US
dc.contributor.authorMignolet, J. Y.en_US
dc.contributor.otherLopez, Sebastian-
dc.contributor.otherLopez, Jose-
dc.date.accessioned2018-11-22T06:48:41Z-
dc.date.available2018-11-22T06:48:41Z-
dc.date.issued2007en_US
dc.identifier.isbn978-0-8194-6718-8en_US
dc.identifier.issn0277-786Xen_US
dc.identifier.urihttp://hdl.handle.net/10553/45040-
dc.description.abstractThe decoding of a H.264/AVC bitstream represents a complex and time-consuming task. Due to this reason, efficient implementations in terms of performance and flexibility are mandatory for real time applications. In this sense, the mapping of the motion compensation and deblocking filtering stages onto a coarse-grained reconfigurable architecture named ADRES (Architecture for Dynamically Reconfigurable Embedded Systems) is presented in this paper. The results obtained show a considerable reduction in the number of cycles and memory accesses needed to perform the motion compensation as well as an increase in the degree of parallelism when compared with an implementation on a Very Long Instruction Word (VLIW) dedicated processor.en_US
dc.languageengen_US
dc.relation.ispartofProceedings of SPIE - The International Society for Optical Engineeringen_US
dc.sourceProceedings of SPIE - The International Society for Optical Engineering[ISSN 0277-786X],v. 6590 (65900A)en_US
dc.subject3307 Tecnología electrónicaen_US
dc.subject.otherImage codingen_US
dc.subject.otherVideo signal processingen_US
dc.subject.otherMotion estimationen_US
dc.titleTowards the implementation of a baseline H.264/AVC decoder onto a reconfigurable architectureen_US
dc.typeinfo:eu-repo/semantics/conferenceObjecten_US
dc.typeConferenceObjecten_US
dc.relation.conferenceConference on VLSI Circuits and Systems IIIen_US
dc.identifier.doi10.1117/12.722042en_US
dc.identifier.scopus36248929891-
dc.identifier.isi000250425000011-
dcterms.isPartOfVlsi Circuits And Systems Iii
dcterms.sourceVlsi Circuits And Systems Iii[ISSN 0277-786X],v. 6590
dc.contributor.authorscopusid57187722000-
dc.contributor.authorscopusid23004960800-
dc.contributor.authorscopusid7404444793-
dc.contributor.authorscopusid7003626844-
dc.contributor.authorscopusid35609452100-
dc.contributor.authorscopusid6602335610-
dc.identifier.issue65900A-
dc.relation.volume6590en_US
dc.investigacionIngeniería y Arquitecturaen_US
dc.type2Actas de congresosen_US
dc.identifier.wosWOS:000250425000011-
dc.contributor.daisngid465777-
dc.contributor.daisngid2587035-
dc.contributor.daisngid846472-
dc.contributor.daisngid491652-
dc.contributor.daisngid116294-
dc.contributor.daisngid1738263-
dc.identifier.investigatorRIDL-8108-2014-
dc.identifier.investigatorRIDL-6046-2014-
dc.utils.revisionen_US
dc.contributor.wosstandardWOS:Lopez, S-
dc.contributor.wosstandardWOS:Kanstein, A-
dc.contributor.wosstandardWOS:Lopez, JF-
dc.contributor.wosstandardWOS:Berekovic, M-
dc.contributor.wosstandardWOS:Sarmiento, R-
dc.contributor.wosstandardWOS:Mignolet, JY-
dc.date.coverdateNoviembre 2007en_US
dc.identifier.conferenceidevents120577-
dc.identifier.ulpgces
dc.contributor.buulpgcBU-TELen_US
item.grantfulltextnone-
item.fulltextSin texto completo-
crisitem.event.eventsstartdate02-05-2007-
crisitem.event.eventsenddate04-05-2007-
crisitem.author.deptGIR IUMA: Diseño de Sistemas Electrónicos Integrados para el procesamiento de datos-
crisitem.author.deptIU de Microelectrónica Aplicada-
crisitem.author.deptDepartamento de Ingeniería Electrónica y Automática-
crisitem.author.deptGIR IUMA: Diseño de Sistemas Electrónicos Integrados para el procesamiento de datos-
crisitem.author.deptIU de Microelectrónica Aplicada-
crisitem.author.deptDepartamento de Ingeniería Electrónica y Automática-
crisitem.author.deptGIR IUMA: Diseño de Sistemas Electrónicos Integrados para el procesamiento de datos-
crisitem.author.deptIU de Microelectrónica Aplicada-
crisitem.author.deptDepartamento de Ingeniería Electrónica y Automática-
crisitem.author.orcid0000-0002-2360-6721-
crisitem.author.orcid0000-0002-6304-2801-
crisitem.author.orcid0000-0002-4843-0507-
crisitem.author.parentorgIU de Microelectrónica Aplicada-
crisitem.author.parentorgIU de Microelectrónica Aplicada-
crisitem.author.parentorgIU de Microelectrónica Aplicada-
crisitem.author.fullNameLópez Suárez, Sebastián Miguel-
crisitem.author.fullNameLópez Feliciano, José Francisco-
crisitem.author.fullNameSarmiento Rodríguez, Roberto-
Colección:Actas de congresos
Vista resumida

Visitas

43
actualizado el 21-oct-2023

Google ScholarTM

Verifica

Altmetric


Comparte



Exporta metadatos



Los elementos en ULPGC accedaCRIS están protegidos por derechos de autor con todos los derechos reservados, a menos que se indique lo contrario.