Identificador persistente para citar o vincular este elemento: http://hdl.handle.net/10553/22933
Campo DC Valoridioma
dc.contributor.advisorMontiel Nelson, Juan Antonioes
dc.contributor.authorNavarro Botello, Victores
dc.contributor.otherDepartamento de Ingeniería Electrónica y Automáticaes
dc.date.accessioned2017-08-01T02:31:05Z
dc.date.accessioned2018-06-05T13:41:25Z-
dc.date.available2017-08-01T02:31:05Z
dc.date.available2018-06-05T13:41:25Z-
dc.date.issued2016es
dc.identifier.urihttp://hdl.handle.net/10553/22933
dc.descriptionPrograma de doctorado: Ingeniería de Telecomunicación avanzada.es
dc.description.abstractEn esta tesis se propone el estudio de una nueva familia lógica CMOS utilizando el concepto de evaluación anticipada (feedthrough) presentada recientemente en diversas referencias. A lo largo de esta tesis se ha aplicado el concepto FTL al diseño e implementación de sumadores RCA en tecnologías CMOS. Los resultados presentados resultan concluyentes: FTL consigue mejoras significativas tanto en retardo como en eficiencia energética cuando se compara con las familias lógicas convencionales (CMOS, nMOS y dominó). Es más, los sumadores RCA FTL presentan mejores prestaciones en término de velocidad y eficiencia energética incluso cuando se comparan con sumadores de altas prestaciones CSA multinivel en tecnologías CMOS.es
dc.formatapplication/pdfes
dc.languagespaes
dc.rightsby-nc-ndes
dc.subject330790 Microelectrónicaes
dc.subject3307 Tecnología electrónicaes
dc.subject.otherCirtuitos integradoses
dc.subject.otherSistemas de conmutaciónes
dc.subject.otherDispositivos CMOSes
dc.subject.otherTelecomunicacioneses
dc.titleAportaciones al diseño de circuitos de altas prestaciones en tecnologías CMOS: la familia lógica FTL-CMOSes
dc.typeinfo:eu-repo/semantics/doctoralThesises
dc.typeThesises
dc.compliance.driver1es
dc.contributor.departamentoDepartamento de Ingeniería Electrónica Y Automáticaes
dc.identifier.absysnet736435es
dc.investigacionIngeniería y Arquitecturaes
dc.rights.accessrightsinfo:eu-repo/semantics/openAccesses
dc.type2Tesis doctorales
dc.identifier.matriculaTESIS-672465es
dc.identifier.ulpgces
dc.contributor.programaIngeniería De Telecomunicación Avanzadaes
item.grantfulltextopen-
item.fulltextCon texto completo-
crisitem.advisor.deptGIR IUMA: Instrumentación avanzada-
crisitem.advisor.deptIU de Microelectrónica Aplicada-
crisitem.advisor.deptDepartamento de Ingeniería Electrónica y Automática-
crisitem.author.fullNameNavarro Botello, Victor-
Colección:Tesis doctoral
miniatura
Adobe PDF (51,73 MB)
Vista resumida

Google ScholarTM

Verifica


Comparte



Exporta metadatos



Los elementos en ULPGC accedaCRIS están protegidos por derechos de autor con todos los derechos reservados, a menos que se indique lo contrario.