Please use this identifier to cite or link to this item:
http://hdl.handle.net/10553/22933
DC Field | Value | Language |
---|---|---|
dc.contributor.advisor | Montiel Nelson, Juan Antonio | es |
dc.contributor.author | Navarro Botello, Victor | es |
dc.contributor.other | Departamento de Ingeniería Electrónica y Automática | es |
dc.date.accessioned | 2017-08-01T02:31:05Z | |
dc.date.accessioned | 2018-06-05T13:41:25Z | - |
dc.date.available | 2017-08-01T02:31:05Z | |
dc.date.available | 2018-06-05T13:41:25Z | - |
dc.date.issued | 2016 | es |
dc.identifier.uri | http://hdl.handle.net/10553/22933 | |
dc.description | Programa de doctorado: Ingeniería de Telecomunicación avanzada. | es |
dc.description.abstract | En esta tesis se propone el estudio de una nueva familia lógica CMOS utilizando el concepto de evaluación anticipada (feedthrough) presentada recientemente en diversas referencias. A lo largo de esta tesis se ha aplicado el concepto FTL al diseño e implementación de sumadores RCA en tecnologías CMOS. Los resultados presentados resultan concluyentes: FTL consigue mejoras significativas tanto en retardo como en eficiencia energética cuando se compara con las familias lógicas convencionales (CMOS, nMOS y dominó). Es más, los sumadores RCA FTL presentan mejores prestaciones en término de velocidad y eficiencia energética incluso cuando se comparan con sumadores de altas prestaciones CSA multinivel en tecnologías CMOS. | es |
dc.format | application/pdf | es |
dc.language | spa | es |
dc.rights | by-nc-nd | es |
dc.subject | 330790 Microelectrónica | es |
dc.subject | 3307 Tecnología electrónica | es |
dc.subject.other | Cirtuitos integrados | es |
dc.subject.other | Sistemas de conmutación | es |
dc.subject.other | Dispositivos CMOS | es |
dc.subject.other | Telecomunicaciones | es |
dc.title | Aportaciones al diseño de circuitos de altas prestaciones en tecnologías CMOS: la familia lógica FTL-CMOS | es |
dc.type | info:eu-repo/semantics/doctoralThesis | es |
dc.type | Thesis | es |
dc.compliance.driver | 1 | es |
dc.contributor.departamento | Departamento de Ingeniería Electrónica Y Automática | es |
dc.identifier.absysnet | 736435 | es |
dc.investigacion | Ingeniería y Arquitectura | es |
dc.rights.accessrights | info:eu-repo/semantics/openAccess | es |
dc.type2 | Tesis doctoral | es |
dc.identifier.matricula | TESIS-672465 | es |
dc.identifier.ulpgc | Sí | es |
dc.contributor.programa | Ingeniería De Telecomunicación Avanzada | es |
item.grantfulltext | open | - |
item.fulltext | Con texto completo | - |
crisitem.advisor.dept | GIR IUMA: Instrumentación avanzada | - |
crisitem.advisor.dept | IU de Microelectrónica Aplicada | - |
crisitem.advisor.dept | Departamento de Ingeniería Electrónica y Automática | - |
crisitem.author.fullName | Navarro Botello, Victor | - |
Appears in Collections: | Tesis doctoral |
Page view(s)
148
checked on May 25, 2024
Download(s)
440
checked on May 25, 2024
Google ScholarTM
Check
Share
Export metadata
Items in accedaCRIS are protected by copyright, with all rights reserved, unless otherwise indicated.