Please use this identifier to cite or link to this item: http://hdl.handle.net/10553/76809
DC FieldValueLanguage
dc.contributor.advisorSarmiento Rodríguez, Robertoes
dc.contributor.advisorBarrios Alfaro, Yubales
dc.contributor.authorPérez Herrera, Jezaeles
dc.date.accessioned2020-12-18T12:56:10Z-
dc.date.available2020-12-18T12:56:10Z-
dc.date.issued2020-
dc.identifier.urihttp://hdl.handle.net/10553/76809-
dc.description.abstractDentro de la codificación de vídeo, la etapa de estimación de movimiento se presenta como un punto crítico, debido al gran volumen de datos que se maneja. Este concepto se basa en la redundancia de información que se encuentra en una secuencia de vídeo, donde la mayor parte de los datos se encuentran desplazados entre imágenes consecutivas. Debido al creciente interés en la integración de sensores de vídeo a bordo de satélites, resulta necesario la implementación de un sistema de codificación de vídeo, reduciendo la cantidad de información enviada a la estación terrena y dotando al sistema a bordo de cierta autonomía. Para ello, las FPGAs se presentan como la mejor opción debido a su reprogramabilidad, eficiencia energética y robustez ante la radiación presente en el espacio (únicamente en el caso de que se encuentren calificadas para su uso en entornos espaciales). En este Trabajo Fin de Grado se realizará la implementación sobre FPGA de un algoritmo de estimación de movimiento basado en Block Matching, como etapa de un sistema de codificación de vídeo a bordo de satélites. Para llegar a este fin, se empleará la metodología HLS, la cual nos permite partir de una descripción funcional del algoritmo en lenguaje de alto nivel para ser compilada directamente en una implementación RTL, obteniéndose de esta forma los resultados requeridos con mayor facilidad y menor tiempo de desarrollo.en_US
dc.languagespaen_US
dc.subject3325 Tecnología de las telecomunicacionesen_US
dc.titleAnálisis e implementación de un estimador de movimiento sobre FPGA para compresión de vídeo a bordo de satéliteses
dc.typeinfo:eu-repo/semantics/bachelorThesisen_US
dc.typeBachelorThesisen_US
dc.contributor.departamentoDepartamento de Ingeniería Electrónica Y Automáticaes
dc.contributor.facultadEscuela de Ingeniería de Telecomunicación y Electrónicaen_US
dc.investigacionIngeniería y Arquitecturaen_US
dc.type2Trabajo final de gradoen_US
dc.description.notasMención: Sistemas Electrónicosen_US
dc.identifier.matriculaTFT-57716es
dc.identifier.ulpgcen_US
dc.contributor.buulpgcBU-TELes
dc.contributor.titulacionGrado en Ingeniería en Tecnologías de la Telecomunicaciónes
item.grantfulltextopen-
item.fulltextCon texto completo-
crisitem.advisor.deptGIR IUMA: Diseño de Sistemas Electrónicos Integrados para el procesamiento de datos-
crisitem.advisor.deptIU de Microelectrónica Aplicada-
crisitem.advisor.deptDepartamento de Ingeniería Electrónica y Automática-
crisitem.advisor.deptGIR IUMA: Diseño de Sistemas Electrónicos Integrados para el procesamiento de datos-
crisitem.advisor.deptIU de Microelectrónica Aplicada-
Appears in Collections:Trabajo final de grado
Thumbnail
Adobe PDF (6,64 MB)
Show simple item record

Google ScholarTM

Check


Share



Export metadata



Items in accedaCRIS are protected by copyright, with all rights reserved, unless otherwise indicated.