Identificador persistente para citar o vincular este elemento: http://hdl.handle.net/10553/75897
Campo DC Valoridioma
dc.contributor.advisorPérez Carballo, Pedro Franciscoes
dc.contributor.advisorLeón Martín, Sonia Raqueles
dc.contributor.authorGil Ortiz, Leticia Maríaes
dc.date.accessioned2020-11-24T13:32:09Z-
dc.date.available2020-11-24T13:32:09Z-
dc.date.issued2020-
dc.identifier.otherGestión académica-
dc.identifier.urihttp://hdl.handle.net/10553/75897-
dc.description.abstractEn este trabajo se desarrolla la síntesis de alto nivel del algoritmo de búsqueda de patrones de texto Boyer Moore haciendo uso de metodología de alto nivel basada en SystemC. También se realiza la síntesis de alto nivel de un adaptador que comunica un bus AXI4-Lite con este algoritmo. Esta síntesis se diseñada para ser implementada en un sistema en chip de una FPGA. Inicialmente, se hace un estudio en la literatura científica de los algoritmos de búsquedas de patrones junto con la metodología de diseño que se lleva a cabo para realizar la síntesis de alto nivel y la síntesis lógica. Además, se estudia la arquitectura de la familia Zynq-7000 de Xilinx. Una vez que se estudie los flujos de diseños para la síntesis de alto nivel que soportan el lenguaje SystemC se profundiza en el estudio del algoritmo de Boyer Moore con la finalidad de realizar una migración de este algoritmo de la plataforma CtoS a Stratus HLS. Para ello, primero se realiza una verificación funcional del sistema y luego se efectúa a nivel de comando y de directivas la síntesis de alto nivel. Seguidamente, se lleva a cabo la validación de la co-simulación con el objetivo de evidenciar su funcionamiento y ejecutar la síntesis lógica con los archivos Verilog que genera la herramienta de Stratus HLS. Finalmente, estas síntesis se hacen para varios dispositivos de FPGA.-
dc.languagespa-
dc.subject3325 Tecnología de las telecomunicaciones-
dc.titleSíntesis de alto nivel de bloques hardware reutilizables para búsqueda de patrones de textoes
dc.typeinfo:eu-repo/semantics/bachelorThesis-
dc.typeBachelorThesis-
dc.contributor.departamentoDepartamento de Ingeniería Electrónica y Automáticaes
dc.contributor.facultadEscuela de Ingeniería de Telecomunicación y Electrónica-
dc.investigacionIngeniería y Arquitectura-
dc.type2Trabajo final de grado-
dc.description.notasMención: Sistemas Electrónicos-
dc.identifier.matriculaTFT-51879es
dc.identifier.ulpgc-
dc.contributor.buulpgcBU-TELes
dc.contributor.titulacionGrado en Ingeniería en Tecnologías de la Telecomunicaciónes
item.grantfulltextrestricted-
item.fulltextCon texto completo-
crisitem.advisor.deptGIR IUMA: Sistemas de Información y Comunicaciones-
crisitem.advisor.deptIU de Microelectrónica Aplicada-
crisitem.advisor.deptDepartamento de Ingeniería Electrónica y Automática-
crisitem.advisor.deptGIR IUMA: Diseño de Sistemas Electrónicos Integrados para el procesamiento de datos-
crisitem.advisor.deptIU de Microelectrónica Aplicada-
Colección:Trabajo final de grado
Restringido ULPGC
miniatura
Adobe PDF (7,54 MB)
Inicia sesión para acceder
Vista resumida

Visitas

103
actualizado el 03-feb-2024

Descargas

33
actualizado el 03-feb-2024

Google ScholarTM

Verifica


Comparte



Exporta metadatos



Los elementos en ULPGC accedaCRIS están protegidos por derechos de autor con todos los derechos reservados, a menos que se indique lo contrario.