Please use this identifier to cite or link to this item:
http://hdl.handle.net/10553/75897
DC Field | Value | Language |
---|---|---|
dc.contributor.advisor | Pérez Carballo, Pedro Francisco | es |
dc.contributor.advisor | León Martín, Sonia Raquel | es |
dc.contributor.author | Gil Ortiz, Leticia María | es |
dc.date.accessioned | 2020-11-24T13:32:09Z | - |
dc.date.available | 2020-11-24T13:32:09Z | - |
dc.date.issued | 2020 | - |
dc.identifier.other | Gestión académica | - |
dc.identifier.uri | http://hdl.handle.net/10553/75897 | - |
dc.description.abstract | En este trabajo se desarrolla la síntesis de alto nivel del algoritmo de búsqueda de patrones de texto Boyer Moore haciendo uso de metodología de alto nivel basada en SystemC. También se realiza la síntesis de alto nivel de un adaptador que comunica un bus AXI4-Lite con este algoritmo. Esta síntesis se diseñada para ser implementada en un sistema en chip de una FPGA. Inicialmente, se hace un estudio en la literatura científica de los algoritmos de búsquedas de patrones junto con la metodología de diseño que se lleva a cabo para realizar la síntesis de alto nivel y la síntesis lógica. Además, se estudia la arquitectura de la familia Zynq-7000 de Xilinx. Una vez que se estudie los flujos de diseños para la síntesis de alto nivel que soportan el lenguaje SystemC se profundiza en el estudio del algoritmo de Boyer Moore con la finalidad de realizar una migración de este algoritmo de la plataforma CtoS a Stratus HLS. Para ello, primero se realiza una verificación funcional del sistema y luego se efectúa a nivel de comando y de directivas la síntesis de alto nivel. Seguidamente, se lleva a cabo la validación de la co-simulación con el objetivo de evidenciar su funcionamiento y ejecutar la síntesis lógica con los archivos Verilog que genera la herramienta de Stratus HLS. Finalmente, estas síntesis se hacen para varios dispositivos de FPGA. | - |
dc.language | spa | - |
dc.subject | 3325 Tecnología de las telecomunicaciones | - |
dc.title | Síntesis de alto nivel de bloques hardware reutilizables para búsqueda de patrones de texto | es |
dc.type | info:eu-repo/semantics/bachelorThesis | - |
dc.type | BachelorThesis | - |
dc.contributor.departamento | Departamento de Ingeniería Electrónica y Automática | es |
dc.contributor.facultad | Escuela de Ingeniería de Telecomunicación y Electrónica | - |
dc.investigacion | Ingeniería y Arquitectura | - |
dc.type2 | Trabajo final de grado | - |
dc.description.notas | Mención: Sistemas Electrónicos | - |
dc.identifier.matricula | TFT-51879 | es |
dc.identifier.ulpgc | Sí | - |
dc.contributor.buulpgc | BU-TEL | es |
dc.contributor.titulacion | Grado en Ingeniería en Tecnologías de la Telecomunicación | es |
item.grantfulltext | restricted | - |
item.fulltext | Con texto completo | - |
crisitem.advisor.dept | GIR IUMA: Sistemas de Información y Comunicaciones | - |
crisitem.advisor.dept | IU de Microelectrónica Aplicada | - |
crisitem.advisor.dept | Departamento de Ingeniería Electrónica y Automática | - |
crisitem.advisor.dept | GIR IUMA: Diseño de Sistemas Electrónicos Integrados para el procesamiento de datos | - |
crisitem.advisor.dept | IU de Microelectrónica Aplicada | - |
Appears in Collections: | Trabajo final de grado Restringido ULPGC |
Page view(s)
120
checked on Aug 24, 2024
Download(s)
52
checked on Aug 24, 2024
Google ScholarTM
Check
Share
Export metadata
Items in accedaCRIS are protected by copyright, with all rights reserved, unless otherwise indicated.