Please use this identifier to cite or link to this item:
http://hdl.handle.net/10553/63930
DC Field | Value | Language |
---|---|---|
dc.contributor.advisor | Domingo Benitez Diaz | - |
dc.contributor.author | Cabrera Santana, Antonio Ignacio | - |
dc.date.accessioned | 2020-01-22T12:40:31Z | - |
dc.date.available | 2012-12-04T00:00:00Z | es |
dc.date.available | 2020-01-22T12:40:31Z | - |
dc.date.issued | 1999 | en_US |
dc.identifier.other | contentdm-postulpgc | es |
dc.identifier.uri | http://hdl.handle.net/10553/63930 | - |
dc.description.abstract | En este proyecto se realiza un desarrollo de software basado en el chip TMS320C50 de la empresa Texas Instruments con el objetivo de estudiar cuantitativamente sus prestaciones computacionales para aplicaciones de tratamiento de señales en tiempo real. Este chip es un procesador de señales digitales (DSP), y su arquitectura y organización están especialmente recomendadas para el tratamiento de señales de voz . La finalidad de este proyecto ha sido, por un lado, la realización de unas herramientas software que faciliten la comunicación entre el entorno de desarrollo (DSK) proporcionado por el fabricante y un computador personal (PC) que utilice una versión del sistema operativo Windows (3.x, 95 y 98) . La programación en el entorno Windows se ha realizado en el lenguaje DELPHI 1.0, para el que se han desarrollado unos componentes que facilitan enormemente la comunicación con el DSK y la presentación de resultados en la pantalla . Por otro lado, se ha realizado el análisis del rendimiento del DSP en aplicaciones estándar multimedia tanto de procesamiento de señales unidimensionales, como de visión por computador. La base de este estudio consiste en obtener de forma promediada los ciclos de reloj del sistema ejecutados por instrucción (CPI) para diferentes algoritmos de tratamiento digital de señales. Este análisis se realiza de forma experimental, gracias a la utilización de los timers internos que incorpora el DSP... | en_US |
dc.format | es | |
dc.format.mimetype | 300 ppp., TIFF sin compresión | es |
dc.format.mimetype | 8 bits (escala de grises) | es |
dc.language | spa | en_US |
dc.rights | Acceso restringido para la comunidad universitaria de la ULPGC | es |
dc.subject | 120317 Informática | en_US |
dc.title | Realización de una interfaz software para la evaluación del rendimiento del DSP TMS320C50 en aplicaciones de tratamiento de señales en tiempo real | en_US |
dc.type | info:eu-repo/semantics/studentThesis | en_US |
dc.type | StudentThesis | en_US |
dc.contributor.departamento | Informática y Sistemas | en_US |
dc.identifier.absysnet | 578888 | es |
dc.investigacion | Ingeniería y Arquitectura | en_US |
dc.type2 | Proyecto fin de carrera | en_US |
dc.description.observaciones | Sedicana | en_US |
dc.identifier.currens | 2344 | es |
dc.description.numberofpages | 108 p. | es |
dc.utils.revision | Sí | en_US |
dc.identifier.matricula | TFT-13167 | es |
dc.identifier.ulpgc | Sí | en_US |
dc.contributor.buulpgc | BU-INF | en_US |
dc.contributor.titulacion | Diplomado en Informática | es |
item.grantfulltext | restricted | - |
item.fulltext | Con texto completo | - |
crisitem.advisor.dept | GIR SIANI: Modelización y Simulación Computacional | - |
crisitem.advisor.dept | IU Sistemas Inteligentes y Aplicaciones Numéricas | - |
crisitem.advisor.dept | Departamento de Informática y Sistemas | - |
Appears in Collections: | Proyecto fin de carrera Restringido ULPGC |
Items in accedaCRIS are protected by copyright, with all rights reserved, unless otherwise indicated.