Please use this identifier to cite or link to this item:
http://hdl.handle.net/10553/62264
DC Field | Value | Language |
---|---|---|
dc.contributor.advisor | López Curbelo, Javier | - |
dc.contributor.author | Montesdeoca Ojeda, Enrique de Jesús | - |
dc.date.accessioned | 2020-01-21T09:23:39Z | - |
dc.date.available | 2007-06-06T00:00:00Z | es |
dc.date.available | 2020-01-21T09:23:39Z | - |
dc.date.issued | 1993 | en_US |
dc.identifier.other | contentdm-postulpgc | es |
dc.identifier.uri | http://hdl.handle.net/10553/62264 | - |
dc.format | es | |
dc.format.mimetype | 300 ppp., TIFF sin compresión | es |
dc.language | spa | en_US |
dc.rights | Acceso restringido para la comunidad universitaria de la ULPGC | es |
dc.subject | 3325 Tecnología de las telecomunicaciones | en_US |
dc.subject.other | Telecomunicaciones | en_US |
dc.subject.other | Electrónica | en_US |
dc.title | Diseño e implementación CMOS ES2 1.5um de la unidad de ejecución de un microprocesador RISC | en_US |
dc.type | info:eu-repo/semantics/studentThesis | en_US |
dc.type | StudentThesis | en_US |
dc.identifier.absysnet | 117465 | es |
dc.type2 | Proyecto fin de carrera | en_US |
dc.description.notas | Anexo | en_US |
dc.identifier.currens | 1001 | es |
dc.description.numberofpages | 142 p. : 3 planos | es |
dc.utils.revision | Sí | en_US |
dc.identifier.ulpgc | Sí | es |
item.grantfulltext | restricted | - |
item.fulltext | Con texto completo | - |
Appears in Collections: | Proyecto fin de carrera Restringido ULPGC |
Page view(s)
78
checked on Oct 5, 2024
Download(s)
17
checked on Oct 5, 2024
Google ScholarTM
Check
Share
Export metadata
Items in accedaCRIS are protected by copyright, with all rights reserved, unless otherwise indicated.