Identificador persistente para citar o vincular este elemento: http://hdl.handle.net/10553/57310
Campo DC Valoridioma
dc.contributor.authorBautista, Tomásen_US
dc.contributor.authorNúñez Ordóñez, Antonioen_US
dc.contributor.authorPérez Carballo, Pedro Franciscoen_US
dc.contributor.authorSarmiento, Robertoen_US
dc.date.accessioned2019-10-23T08:42:19Z-
dc.date.available2019-10-23T08:42:19Z-
dc.date.issued1992en_US
dc.identifier.otherDialnet
dc.identifier.urihttp://hdl.handle.net/10553/57310-
dc.description.abstractste artículo presenta el desarrollo de una versión semi-custom del microprocesador TMS32010 realizada en un entorno de compilación de megacélulas. Partiendo de experiencias anteriores de diseño de procesadores, y siguendo la tendencia de acortar el ciclo de diseño mediante técnicas de síntesis y compilación de silicio, se ha configurado un conjunto de herramientas CAD enlazando metodológicamente sus funciones con el objeto de crear un entorno interactivo, flexible y rápido para el ciclo de concepción-diseño-realización, que soporte constantes evaluaciones y modificacione intermedias. Con este entorno se ha realizado una versión del TMS 32010 con modificaciones arquitecturales que introducen ciertas mejoras en sus prestaciones, a pesar de estar realizada con librería de células, en lugar de full-custom. El trabajo demuestra también la viabilidad del entorno como sistema de producción de megacélulas o núcleos de procesadores para ASIC's de interés industrial.en_US
dc.languagespaen_US
dc.sourceVII Congreso de Diseño de Circuitos Integrados: 3, 4 y 5 de noviembre de 1992, Toledo, España : actas, p. 371-376en_US
dc.subject3307 Tecnología electrónicaen_US
dc.subject.otherDiseño de circuitos integradosen_US
dc.titleCompilación y realización de una versión con células estándares del TMS32010en_US
dc.typeinfo:eu-repo/semantics/bookParten_US
dc.typeBookParten_US
dc.identifier.urlhttp://dialnet.unirioja.es/servlet/articulo?codigo=6312356-
dc.description.lastpage376-
dc.description.firstpage371-
dc.investigacionIngeniería y Arquitecturaen_US
dc.type2Capítulo de libroen_US
dc.contributor.authordialnetid4176160-
dc.contributor.authordialnetid2185183-
dc.contributor.authordialnetid4374850-
dc.contributor.authordialnetid4374837-
dc.identifier.dialnet6312356ARTLIB-
dc.identifier.ulpgces
item.grantfulltextnone-
item.fulltextSin texto completo-
crisitem.author.deptDepartamento de Ingeniería Electrónica y Automática-
crisitem.author.deptGIR IUMA: Sistemas de Información y Comunicaciones-
crisitem.author.deptIU de Microelectrónica Aplicada-
crisitem.author.deptDepartamento de Ingeniería Electrónica y Automática-
crisitem.author.deptGIR IUMA: Sistemas de Información y Comunicaciones-
crisitem.author.deptIU de Microelectrónica Aplicada-
crisitem.author.deptDepartamento de Ingeniería Electrónica y Automática-
crisitem.author.deptGIR IUMA: Diseño de Sistemas Electrónicos Integrados para el procesamiento de datos-
crisitem.author.deptIU de Microelectrónica Aplicada-
crisitem.author.deptDepartamento de Ingeniería Electrónica y Automática-
crisitem.author.orcid0000-0002-5368-3680-
crisitem.author.orcid0000-0003-1295-1594-
crisitem.author.orcid0000-0001-7912-8768-
crisitem.author.orcid0000-0002-4843-0507-
crisitem.author.parentorgIU de Microelectrónica Aplicada-
crisitem.author.parentorgIU de Microelectrónica Aplicada-
crisitem.author.parentorgIU de Microelectrónica Aplicada-
crisitem.author.fullNameBautista Delgado, Tomás-
crisitem.author.fullNameNúñez Ordóñez, Antonio-
crisitem.author.fullNamePérez Carballo, Pedro Francisco-
crisitem.author.fullNameSarmiento Rodríguez, Roberto-
Colección:Capítulo de libro
Vista resumida

Visitas

67
actualizado el 16-mar-2024

Google ScholarTM

Verifica


Comparte



Exporta metadatos



Los elementos en ULPGC accedaCRIS están protegidos por derechos de autor con todos los derechos reservados, a menos que se indique lo contrario.