Please use this identifier to cite or link to this item: http://hdl.handle.net/10553/5275
Title: System level design space exploration for MPSoC : methods, algorithms and new infrastructure
Authors: Jia Li, Zai Jian
Director: Núñez Ordóñez, Antonio 
Bautista Delgado, Tomás 
UNESCO Clasification: 3307 Tecnología electrónica
Keywords: Microelectrónica
Sistema en chip
Electrónica digital
Issue Date: 2010
Abstract: A medida que la capacidad de integración en chip aumenta, los sistemas en chip (SoC) se vuelven cada vez más complejos, siendo bastante habitual en la actualidad encontrarnos con SoCs que integran una gran variedad de elementos de procesamiento, memorias, dispositivos I/O y elementos de comunicación. Para hacer frente a la complejidad de diseño de los modernos SoCs, los diseñadores de sistemas propusieron elevar el nivel de abstracción del proceso de diseño al nivel de sistema, donde la exploración del espacio de diseño (DSE) se ha convertido en una pieza clave en el poceso de diseño a nivel de sistema (SLD). Sin embargo, cabría preguntar en este contexto si las metodologías de diseño existentes permiten al diseñador explorar todo el beneficio potencial de la DSE a nivel de sistema, o si se deberían plantear nuevas metodologías y/o técnicas para sacar el máximo provecho del SLD. Esta tesis pretende precisamente responder a dicha cuestión.
Description: Programa de Doctorado: Sistemas Inteligentes y Aplicaciones Numéricas en Ingeniería
Faculty: Escuela de Ingeniería Informática
Institute: IU Sistemas Inteligentes y Aplicaciones Numéricas
URI: http://hdl.handle.net/10553/5275
ISBN: 978-84-694-4976-9
Rights: by-nc-nd
Appears in Collections:Tesis doctoral
Thumbnail
Adobe PDF (1,12 MB)
Show full item record

Page view(s)

97
checked on Nov 9, 2024

Download(s)

130
checked on Nov 9, 2024

Google ScholarTM

Check

Altmetric


Share



Export metadata



Items in accedaCRIS are protected by copyright, with all rights reserved, unless otherwise indicated.