Please use this identifier to cite or link to this item:
http://hdl.handle.net/10553/5275
DC Field | Value | Language |
---|---|---|
dc.contributor.advisor | Núñez Ordóñez, Antonio | - |
dc.contributor.advisor | Bautista Delgado, Tomás | - |
dc.contributor.author | Jia Li, Zai Jian | - |
dc.creator | Jia Li, Zai Jian | es |
dc.date | 2010 | es |
dc.date.accessioned | 2011-05-10T02:31:00Z | - |
dc.date.accessioned | 2018-06-05T13:21:56Z | - |
dc.date.available | 2011-05-10T10:10:20Z | - |
dc.date.available | 2018-06-05T13:21:56Z | - |
dc.date.issued | 2010 | en_US |
dc.identifier.isbn | 978-84-694-4976-9 | en_US |
dc.identifier.uri | http://hdl.handle.net/10553/5275 | - |
dc.description | Programa de Doctorado: Sistemas Inteligentes y Aplicaciones Numéricas en Ingeniería | en_US |
dc.description.abstract | A medida que la capacidad de integración en chip aumenta, los sistemas en chip (SoC) se vuelven cada vez más complejos, siendo bastante habitual en la actualidad encontrarnos con SoCs que integran una gran variedad de elementos de procesamiento, memorias, dispositivos I/O y elementos de comunicación. Para hacer frente a la complejidad de diseño de los modernos SoCs, los diseñadores de sistemas propusieron elevar el nivel de abstracción del proceso de diseño al nivel de sistema, donde la exploración del espacio de diseño (DSE) se ha convertido en una pieza clave en el poceso de diseño a nivel de sistema (SLD). Sin embargo, cabría preguntar en este contexto si las metodologías de diseño existentes permiten al diseñador explorar todo el beneficio potencial de la DSE a nivel de sistema, o si se deberían plantear nuevas metodologías y/o técnicas para sacar el máximo provecho del SLD. Esta tesis pretende precisamente responder a dicha cuestión. | es |
dc.format | application/pdf | es |
dc.language | eng | en_US |
dc.rights | by-nc-nd | es |
dc.subject | 3307 Tecnología electrónica | es |
dc.subject.other | Microelectrónica | es |
dc.subject.other | Sistema en chip | es |
dc.subject.other | Electrónica digital | es |
dc.title | System level design space exploration for MPSoC : methods, algorithms and new infrastructure | en_US |
dc.type | info:eu-repo/semantics/doctoralThesis | en_US |
dc.type | Thesis | en_US |
dc.type | Thesis | en_US |
dc.type | Thesis | en_US |
dc.compliance.driver | 1 | es |
dc.contributor.centro | IU Sistemas Inteligentes y Aplicaciones Numéricas | en_US |
dc.contributor.facultad | Escuela de Ingeniería Informática | en_US |
dc.fechadeposito | 2011-05-10T10:10:20Z | es |
dc.identifier.absysnet | 627348 | es |
dc.investigacion | Ingeniería y Arquitectura | es |
dc.rights.accessrights | info:eu-repo/semantics/openAccess | es |
dc.rights.accessrights | info:eu-repo/semantics/openAccess | es |
dc.type2 | Tesis doctoral | en_US |
dc.identifier.matricula | TESIS-796992 | es |
dc.identifier.ulpgc | Sí | es |
dc.contributor.programa | Sistemas Inteligentes Y Aplicaciones Núméricas En Ingeniería | es |
item.grantfulltext | open | - |
item.fulltext | Con texto completo | - |
crisitem.advisor.dept | GIR IUMA: Sistemas de Información y Comunicaciones | - |
crisitem.advisor.dept | IU de Microelectrónica Aplicada | - |
crisitem.advisor.dept | Departamento de Ingeniería Electrónica y Automática | - |
crisitem.advisor.dept | Departamento de Ingeniería Electrónica y Automática | - |
Appears in Collections: | Tesis doctoral |
Page view(s)
97
checked on Nov 9, 2024
Download(s)
130
checked on Nov 9, 2024
Google ScholarTM
Check
Altmetric
Share
Export metadata
Items in accedaCRIS are protected by copyright, with all rights reserved, unless otherwise indicated.