Identificador persistente para citar o vincular este elemento: http://hdl.handle.net/10553/45090
Campo DC Valoridioma
dc.contributor.authorLópez Feliciano, José Franciscoen_US
dc.contributor.authorSarmiento, R.en_US
dc.contributor.authorEshraghian, K.en_US
dc.contributor.authorNúñez, A.en_US
dc.date.accessioned2018-11-22T07:11:34Z-
dc.date.available2018-11-22T07:11:34Z-
dc.date.issued1997en_US
dc.identifier.issn0018-9200en_US
dc.identifier.urihttp://hdl.handle.net/10553/45090-
dc.description.abstractTwo different techniques that allow the implementation of embedded ROMs using a conventional GaAs MESFET technology are presented. The first approach is based on a novel circuit structure named low leakage current FET circuit (L2FC), which reduces significantly subthreshold currents. The second approach is based on pseudo current mode logic (PCML) which is by far the best choice in terms of noise margin levels. This characteristic is found to be the key factor when implementing GaAs ROM's because of its degradation as the number of word lines is increased. A 5-Kb ROM and a 2-Kb ROM were designed giving delays in the order of 2 ns and less than 1 ns, respectively. The results demonstrate the effectiveness of these techniques and their significance toward improving the noise margin.en_US
dc.languageengen_US
dc.publisher0018-9200
dc.relation.ispartofIEEE Journal of Solid-State Circuitsen_US
dc.sourceIEEE Journal of Solid-State Circuits[ISSN 0018-9200],v. 32, p. 592-597en_US
dc.subject3307 Tecnología electrónicaen_US
dc.subject.otherGallium arsenideen_US
dc.subject.otherMESFETsen_US
dc.subject.otherLeakage currenten_US
dc.subject.otherFET circuitsen_US
dc.subject.otherNoise levelsen_US
dc.subject.otherSubthreshold currenten_US
dc.subject.otherDegradationen_US
dc.titleNoise margin enhancement in GaAs ROM's using current mode losicen_US
dc.typeinfo:eu-repo/semantics/Articleen_US
dc.typeArticleen_US
dc.identifier.doi10.1109/4.563683en_US
dc.identifier.scopus0031122931-
dc.contributor.authorscopusid7404444793-
dc.contributor.authorscopusid35609452100-
dc.contributor.authorscopusid7007041524-
dc.contributor.authorscopusid7103279517-
dc.description.lastpage597en_US
dc.description.firstpage592en_US
dc.relation.volume32en_US
dc.investigacionIngeniería y Arquitecturaen_US
dc.type2Artículoen_US
dc.utils.revisionen_US
dc.date.coverdateAbril 1997en_US
dc.identifier.ulpgcen_US
dc.contributor.buulpgcBU-INGen_US
dc.description.jcr0,922
dc.description.jcrqQ1
dc.description.scieSCIE
item.grantfulltextnone-
item.fulltextSin texto completo-
crisitem.author.deptGIR IUMA: Diseño de Sistemas Electrónicos Integrados para el procesamiento de datos-
crisitem.author.deptIU de Microelectrónica Aplicada-
crisitem.author.deptDepartamento de Ingeniería Electrónica y Automática-
crisitem.author.deptGIR IUMA: Diseño de Sistemas Electrónicos Integrados para el procesamiento de datos-
crisitem.author.deptIU de Microelectrónica Aplicada-
crisitem.author.deptDepartamento de Ingeniería Electrónica y Automática-
crisitem.author.deptGIR IUMA: Sistemas de Información y Comunicaciones-
crisitem.author.deptIU de Microelectrónica Aplicada-
crisitem.author.deptDepartamento de Ingeniería Electrónica y Automática-
crisitem.author.orcid0000-0002-6304-2801-
crisitem.author.orcid0000-0002-4843-0507-
crisitem.author.orcid0000-0003-1295-1594-
crisitem.author.parentorgIU de Microelectrónica Aplicada-
crisitem.author.parentorgIU de Microelectrónica Aplicada-
crisitem.author.parentorgIU de Microelectrónica Aplicada-
crisitem.author.fullNameLópez Feliciano, José Francisco-
crisitem.author.fullNameSarmiento Rodríguez, Roberto-
crisitem.author.fullNameNúñez Ordóñez, Antonio-
Colección:Artículos
Vista resumida

Citas SCOPUSTM   

2
actualizado el 17-nov-2024

Citas de WEB OF SCIENCETM
Citations

2
actualizado el 17-nov-2024

Visitas

66
actualizado el 04-may-2024

Google ScholarTM

Verifica

Altmetric


Comparte



Exporta metadatos



Los elementos en ULPGC accedaCRIS están protegidos por derechos de autor con todos los derechos reservados, a menos que se indique lo contrario.