Please use this identifier to cite or link to this item: http://hdl.handle.net/10553/21049
DC FieldValueLanguage
dc.contributor.advisorPérez Carballo, Pedro Francisco-
dc.contributor.advisorHernández Fernández, Pedro-
dc.contributor.advisorP. Carballo, Pedro-
dc.contributor.authorMonzón Rodríguez, Paloma-
dc.contributor.otherEscuela de Ingeniería de Telecomunicación y Electrónicaen_US
dc.date.accessioned2017-03-23T03:30:33Z-
dc.date.accessioned2018-06-05T08:46:52Z-
dc.date.available2017-03-23T03:30:33Z-
dc.date.available2018-06-05T08:46:52Z-
dc.date.issued2015en_US
dc.identifier.urihttp://hdl.handle.net/10553/21049-
dc.descriptionETSITen_US
dc.description.abstractRTL es el nivel de abstracción de uso común para el diseño de circuitos integrados, cuya metodología de síntesis y verificación mediante el uso de lenguajes de descripción hardware permite reducir los tiempos e incrementar la calidad de los diseños obtenidos. La complejidad en los sistemas electrónicos actuales va en aumento, se requieren sistemas en chip (SoCs) funcionales, económicos, con un bajo consumo de potencia y con un alto nivel de integración que incorporen toda la funcionalidad. Ello dificulta la verificación funcional o la toma de decisiones en fases tempranas del flujo de diseño. Ante este panorama es necesario incrementar el nivel de abstracción para la especificación y verificación del diseño y desarrollar nuevas metodologías.en_US
dc.formatapplication/pdfes
dc.languagespaen_US
dc.rightsby-nc-ndes
dc.subject3325 Tecnología de las telecomunicacionesen_US
dc.titleMetodología de síntesis ESL basada en TLM. Aplicación al diseño de un decodificador de vídeoen_US
dc.typeinfo:eu-repo/semantics/bachelorThesisen_US
dc.typeBachelorThesisen_US
dc.compliance.driver1es
dc.contributor.departamentoDepartamento de Ingeniería Electrónica Y Automáticaen_US
dc.identifier.absysnet727861es
dc.investigacionIngeniería y Arquitecturaen_US
dc.rights.accessrightsinfo:eu-repo/semantics/openAccesses
dc.type2Trabajo final de gradoen_US
dc.utils.revisionen_US
dc.identifier.matriculaTFT-24777es
dc.identifier.ulpgcen_US
dc.contributor.buulpgcBU-TELen_US
dc.contributor.titulacionIngeniero de Telecomunicaciónes
item.fulltextCon texto completo-
item.grantfulltextopen-
crisitem.advisor.deptGIR IUMA: Sistemas de Información y Comunicaciones-
crisitem.advisor.deptIU de Microelectrónica Aplicada-
crisitem.advisor.deptDepartamento de Ingeniería Electrónica y Automática-
crisitem.advisor.deptGIR IUMA: Sistemas de Información y Comunicaciones-
crisitem.advisor.deptIU de Microelectrónica Aplicada-
crisitem.advisor.deptDepartamento de Ingeniería Electrónica y Automática-
Appears in Collections:Proyecto fin de carrera
Thumbnail
Adobe PDF (6,32 MB)
Show simple item record

Google ScholarTM

Check


Share



Export metadata



Items in accedaCRIS are protected by copyright, with all rights reserved, unless otherwise indicated.