Please use this identifier to cite or link to this item:
http://hdl.handle.net/10553/21049
DC Field | Value | Language |
---|---|---|
dc.contributor.advisor | Pérez Carballo, Pedro Francisco | - |
dc.contributor.advisor | Hernández Fernández, Pedro | - |
dc.contributor.advisor | P. Carballo, Pedro | - |
dc.contributor.author | Monzón Rodríguez, Paloma | - |
dc.contributor.other | Escuela de Ingeniería de Telecomunicación y Electrónica | en_US |
dc.date.accessioned | 2017-03-23T03:30:33Z | - |
dc.date.accessioned | 2018-06-05T08:46:52Z | - |
dc.date.available | 2017-03-23T03:30:33Z | - |
dc.date.available | 2018-06-05T08:46:52Z | - |
dc.date.issued | 2015 | en_US |
dc.identifier.uri | http://hdl.handle.net/10553/21049 | - |
dc.description | ETSIT | en_US |
dc.description.abstract | RTL es el nivel de abstracción de uso común para el diseño de circuitos integrados, cuya metodología de síntesis y verificación mediante el uso de lenguajes de descripción hardware permite reducir los tiempos e incrementar la calidad de los diseños obtenidos. La complejidad en los sistemas electrónicos actuales va en aumento, se requieren sistemas en chip (SoCs) funcionales, económicos, con un bajo consumo de potencia y con un alto nivel de integración que incorporen toda la funcionalidad. Ello dificulta la verificación funcional o la toma de decisiones en fases tempranas del flujo de diseño. Ante este panorama es necesario incrementar el nivel de abstracción para la especificación y verificación del diseño y desarrollar nuevas metodologías. | en_US |
dc.format | application/pdf | es |
dc.language | spa | en_US |
dc.rights | by-nc-nd | es |
dc.subject | 3325 Tecnología de las telecomunicaciones | en_US |
dc.title | Metodología de síntesis ESL basada en TLM. Aplicación al diseño de un decodificador de vídeo | en_US |
dc.type | info:eu-repo/semantics/bachelorThesis | en_US |
dc.type | BachelorThesis | en_US |
dc.compliance.driver | 1 | es |
dc.contributor.departamento | Departamento de Ingeniería Electrónica Y Automática | en_US |
dc.identifier.absysnet | 727861 | es |
dc.investigacion | Ingeniería y Arquitectura | en_US |
dc.rights.accessrights | info:eu-repo/semantics/openAccess | es |
dc.type2 | Trabajo final de grado | en_US |
dc.utils.revision | Sí | en_US |
dc.identifier.matricula | TFT-24777 | es |
dc.identifier.ulpgc | Sí | en_US |
dc.contributor.buulpgc | BU-TEL | en_US |
dc.contributor.titulacion | Ingeniero de Telecomunicación | es |
item.grantfulltext | open | - |
item.fulltext | Con texto completo | - |
crisitem.advisor.dept | GIR IUMA: Sistemas de Información y Comunicaciones | - |
crisitem.advisor.dept | IU de Microelectrónica Aplicada | - |
crisitem.advisor.dept | Departamento de Ingeniería Electrónica y Automática | - |
crisitem.advisor.dept | GIR IUMA: Sistemas de Información y Comunicaciones | - |
crisitem.advisor.dept | IU de Microelectrónica Aplicada | - |
crisitem.advisor.dept | Departamento de Ingeniería Electrónica y Automática | - |
Appears in Collections: | Proyecto fin de carrera |
Page view(s)
80
checked on Nov 2, 2024
Download(s)
197
checked on Nov 2, 2024
Google ScholarTM
Check
Share
Export metadata
Items in accedaCRIS are protected by copyright, with all rights reserved, unless otherwise indicated.