Identificador persistente para citar o vincular este elemento:
http://hdl.handle.net/10553/76811
Título: | Implementación en HL del estándar de compresión sin pérdidas CCSDS-121 en una FPGA Zynq de Xilinx | Autores/as: | Santana Rodríguez, Cristian | Director/a : | Sarmiento Rodríguez, Roberto Sanchez Clemente, Antonio Jose |
Clasificación UNESCO: | 3325 Tecnología de las telecomunicaciones | Fecha de publicación: | 2020 | Resumen: | Los satélites espaciales cada vez son capaces de captar más información de interés, como pueden ser las imágenes hiperespectrales, no obstante, adquirir esta información conlleva más ocupación de memoria, mayor volumen de datos a transmitir y un mayor consumo energético. Debido a que el ancho de banda del satélite es limitado, resulta imperativo comprimir esta información. Además, en ciertas situaciones se requiere de un rápido procesado de esta información, que por lo general son archivos bastante pesados (los cuales suponen un problema de almacenamiento debido a los limitados recursos hardware de los que se dispone abordo del satélite). Es por ello que la Universidad de Las Palmas de Gran Canaria, en concreto el Instituto Universitario de Microelectrónica Aplicada (IUMA), participa en el proyecto de la Agencia Espacial Europea (ESA) "CCSDS Lossless Compression IP-Core Space Applications", cuyo principal objetivo es el desarrollo y validación de módulos hardware para compresión de datos sin pérdidas en aplicaciones espaciales, basados en los estándares de compresión del Consultative Committee for Space Data Systems (CCSDS). Uno de los estándares en los que se basa el proyecto es el CCSDS 121.0-B-2, el cual define un algoritmo de compresión sin pérdidas universal. Este Trabajo de Fin de Grado tiene como objetivo el desarrollo y la implementación del algoritmo de compresión sin pérdidas mencionado previamente en Síntesis de Alto Nivel (HLS), que tiene la ventaja respecto a el flujo de diseño en Lenguajes de Descripción de Hardware (HDL) que requiere de tiempo y costes de desarrollo inferiores,a costa de sacrificar velocidad de cómputo, y comparar los resultados obtenidos con la versión HDL. | Departamento: | Departamento de Ingeniería Electrónica Y Automática | Facultad: | Escuela de Ingeniería de Telecomunicación y Electrónica | Titulación: | Grado en Ingeniería en Tecnologías de la Telecomunicación | URI: | http://hdl.handle.net/10553/76811 |
Colección: | Trabajo final de grado Restringido ULPGC |
En el caso de que no encuentre el documento puede ser debido a que el centro o las/os autoras/es no autorizan su publicación. Si tiene verdadero interés en el contenido del mismo, puede dirigirse al director/a o directores/as del trabajo cuyos datos encontrará más arriba.
Vista completaVisitas
113
actualizado el 28-sep-2024
Descargas
42
actualizado el 28-sep-2024
Google ScholarTM
Verifica
Comparte
Exporta metadatos
Los elementos en ULPGC accedaCRIS están protegidos por derechos de autor con todos los derechos reservados, a menos que se indique lo contrario.