Identificador persistente para citar o vincular este elemento: http://hdl.handle.net/10553/75972
Campo DC Valoridioma
dc.contributor.advisorMarrero Callicó, Gustavo Ivánes
dc.contributor.advisorBaez Quevedo, Abelardoes
dc.contributor.advisorBarrios Alfaro, Yubales
dc.contributor.authorCárdenes Baena, Kilian Josuées
dc.date.accessioned2020-11-25T13:20:27Z-
dc.date.available2020-11-25T13:20:27Z-
dc.date.issued2019-
dc.identifier.urihttp://hdl.handle.net/10553/75972-
dc.description.abstractEn este trabajo, se lleva a cabo el diseño y la implementación del algoritmo PCA, para la reducción dimensional de imágenes hiperespectrales sobre la plataforma Zynq, siendo el objetivo principal el análisis de su comportamiento, al tratarse de un algoritmo de uso intensivo de datos. Inicialmente, se hace un estudio de la utilización de imágenes hiperespectrales en diferentes campos de aplicación, que van desde la medicina hasta la agricultura, y se continúa con un estudio del algoritmo PCA, donde se analizan cada una de las etapas que lo componen, así como ejemplos de implementación sobre diferentes plataformas. A continuación, se analizan las herramientas utilizadas en el desarrollo de este TFG, tanto hardware como software. Una vez descritas, se desarrolla el flujo de diseño seguido para generar tanto el bloque IP diseñado en alto nivel como la arquitectura donde será integrado, dando lugar al sistema final. Para concluir, se analizan los resultados obtenidos en relación con el consumo de recursos disponibles, las latencias de ejecución y la validación funcional del diseño, estimando así la viabilidad de la implementación del algoritmo PCA en una plataforma orientada a la paralelización de las tareas como es una FPGA.en_US
dc.languagespaen_US
dc.subject3325 Tecnología de las telecomunicacionesen_US
dc.titleImplementación del algoritmo PCA sobre FPGA mediante síntesis de alto nivel para la reducción dimensional de imágenes hiperespectrales de tumores cerebraleses
dc.typeinfo:eu-repo/semantics/bachelorThesisen_US
dc.typeBachelorThesisen_US
dc.contributor.departamentoDepartamento de Ingeniería Electrónica Y Automáticaes
dc.contributor.facultadEscuela de Ingeniería de Telecomunicación y Electrónicaen_US
dc.investigacionIngeniería y Arquitecturaen_US
dc.type2Trabajo final de gradoen_US
dc.description.notasMención: Sistemas Electrónicosen_US
dc.identifier.matriculaTFT-48710es
dc.identifier.ulpgcen_US
dc.contributor.buulpgcBU-TELes
dc.contributor.titulacionGrado en Ingeniería en Tecnologías de la Telecomunicaciónes
item.fulltextCon texto completo-
item.grantfulltextrestricted-
crisitem.advisor.deptGIR IUMA: Diseño de Sistemas Electrónicos Integrados para el procesamiento de datos-
crisitem.advisor.deptIU de Microelectrónica Aplicada-
crisitem.advisor.deptDepartamento de Ingeniería Electrónica y Automática-
crisitem.advisor.deptGIR IUMA: Diseño de Sistemas Electrónicos Integrados para el procesamiento de datos-
crisitem.advisor.deptIU de Microelectrónica Aplicada-
Colección:Trabajo final de grado
Restringido ULPGC
miniatura
Adobe PDF (4,94 MB)
Inicia sesión para acceder
Vista resumida

Visitas

77
actualizado el 01-jul-2023

Descargas

18
actualizado el 01-jul-2023

Google ScholarTM

Verifica


Comparte



Exporta metadatos



Los elementos en ULPGC accedaCRIS están protegidos por derechos de autor con todos los derechos reservados, a menos que se indique lo contrario.