Identificador persistente para citar o vincular este elemento:
http://hdl.handle.net/10553/61538
Campo DC | Valor | idioma |
---|---|---|
dc.contributor.advisor | Jose Francisco López Feliciano | es |
dc.contributor.author | Hernández Rodríguez, Alicia | es |
dc.date.accessioned | 2020-01-21T08:25:30Z | - |
dc.date.available | 2007-06-06T00:00:00Z | es |
dc.date.available | 2020-01-21T08:25:30Z | - |
dc.date.issued | 2000 | en_US |
dc.identifier.other | contentdm-postulpgc | es |
dc.identifier.uri | http://hdl.handle.net/10553/61538 | - |
dc.format | es | |
dc.format.mimetype | 300 ppp., TIFF sin compresión | es |
dc.language | spa | en_US |
dc.rights | Acceso restringido para la comunidad universitaria de la ULPGC | es |
dc.subject | 3325 Tecnología de las telecomunicaciones | en_US |
dc.subject.other | Electrónica | es |
dc.subject.other | Telecomunicaciones | es |
dc.title | Estudio e implementación de técnicas de test concurrente. Aplicación al caso de unidades aritméticas lógica | es |
dc.type | info:eu-repo/semantics/studentThesis | en_US |
dc.type | StudentThesis | en_US |
dc.identifier.absysnet | 207243 | es |
dc.type2 | Proyecto fin de carrera | en_US |
dc.identifier.currens | 594 | es |
dc.identifier.currens | 1711 | es |
dc.description.numberofpages | 1 v. | es |
dc.utils.revision | Sí | en_US |
dc.identifier.matricula | TFT-10531 | es |
dc.identifier.ulpgc | Sí | es |
dc.contributor.titulacion | Ingeniero de Telecomunicación | es |
item.grantfulltext | restricted | - |
item.fulltext | Con texto completo | - |
crisitem.advisor.dept | GIR IUMA: Diseño de Sistemas Electrónicos Integrados para el procesamiento de datos | - |
crisitem.advisor.dept | IU de Microelectrónica Aplicada | - |
crisitem.advisor.dept | Departamento de Ingeniería Electrónica y Automática | - |
Colección: | Proyecto fin de carrera Restringido ULPGC |
Los elementos en ULPGC accedaCRIS están protegidos por derechos de autor con todos los derechos reservados, a menos que se indique lo contrario.