Identificador persistente para citar o vincular este elemento: http://hdl.handle.net/10553/61285
Campo DC Valoridioma
dc.contributor.advisorManuel Francisco Enriquez Chaveses
dc.contributor.authorMoreno Navarro, Adriánes
dc.date.accessioned2020-01-21T08:04:59Z-
dc.date.available2007-06-06T00:00:00Zes
dc.date.available2020-01-21T08:04:59Z-
dc.date.issued1999es
dc.identifier.othercontentdm-postulpgces
dc.identifier.urihttp://hdl.handle.net/10553/61285-
dc.formatPDFes
dc.format.mimetype300 ppp., TIFF sin compresiónes
dc.rightsAcceso restringido para la comunidad universitaria de la ULPGCes
dc.subject.otherTelecomunicacioneses
dc.subject.otherElectrónicaes
dc.titleSistema de verificación de placas de circuito impresoes
dc.typeinfo:eu-repo/semantics/studentThesises
dc.typeStudentThesises
dc.identifier.absysnet174696es
dc.type2Proyecto fin de carreraes
dc.identifier.currens489es
dc.description.numberofpages1 .ves
dc.utils.revisionNoes
dc.identifier.matriculaTFT-14081es
dc.identifier.ulpgces
dc.contributor.titulacionIngeniero Técnico de Telecomunicaciónes
item.grantfulltextrestricted-
item.fulltextCon texto completo-
Colección:Proyecto fin de carrera
Restringido ULPGC
Pendiente de revisión
miniatura
Adobe PDF (10,23 MB)
Inicia sesión para acceder
Vista resumida

Visitas

38
actualizado el 14-ene-2024

Descargas

19
actualizado el 14-ene-2024

Google ScholarTM

Verifica


Comparte



Exporta metadatos



Los elementos en ULPGC accedaCRIS están protegidos por derechos de autor con todos los derechos reservados, a menos que se indique lo contrario.