Identificador persistente para citar o vincular este elemento:
http://hdl.handle.net/10553/21108
Campo DC | Valor | idioma |
---|---|---|
dc.contributor.advisor | Pérez Carballo, Pedro Francisco | es |
dc.contributor.advisor | Dominguez Hernandez, Adrian | es |
dc.contributor.author | Barrios Alfaro, Yubal | es |
dc.contributor.other | Escuela de Ingeniería de Telecomunicación y Electrónica | en_US |
dc.date.accessioned | 2017-03-27T15:02:03Z | - |
dc.date.accessioned | 2018-06-05T08:46:50Z | - |
dc.date.available | 2017-03-27T15:02:03Z | - |
dc.date.available | 2018-06-05T08:46:50Z | - |
dc.date.issued | 2016 | en_US |
dc.identifier.other | contentdm-postulpgc | - |
dc.identifier.uri | http://hdl.handle.net/10553/21108 | - |
dc.description.abstract | This paper describes the design and implementation of a next-generation firewall, which consists in a source IP address detector based on Counting Bloom Filters (CBF) on a Xilinx Zynq configurable platform, in order to detect and block connections that are considered a threat to the user. | en_US |
dc.description.abstract | En este trabajo se realiza el diseño e implementación de unfirewallde última generación compuesto por undetector de direcciones IPorigen, el cual estábasado en filtros Bloomcon contadorsobre una plataforma configurable Xilinx Zynq, con la finalidad de detectar y bloquear aquellas conexiones que se consideren una amenaza para el correcto funcionamiento del equipo empleado por el usuario.De forma inicial, se hace referencia al catálogo de algoritmos disponible para cumplir con esta aplicación y se justifica la selección de los filtros Bloomcon contadorcomo la solución más óptima. A continuación, se describen las herramientas tanto hardwarecomo softwareque se utilizaron durante el transcurso de dicho trabajo. Una vez analizadas, se pasa a describir con detalle las fases de diseño e implementación del proyecto, tanto del bloque IP creado siguiendo una metodología de síntesis de alto nivel como su posterior integración en la plataforma que conforma el sistema completo.Finalmente, se realiza un banco de pruebas con el objetivo de validar el correcto funcionamiento del sistema en términos de tiempo de ejecucióny consumo de recursos, calculando la latencia del filtro desde que recibe un paquete de datos hasta que devuelve una respuesta, tanto en hardwarecomo en software, y calculando el factor de utilización de las slices, respectivamente.En función de los resultados obtenidos, se alcanza la conclusión de que el empleo defiltros Bloom constituye una buena solución para la implementación de un firewall hardwarepara velocidades de Gigabit. | en_US |
dc.format | - | |
dc.language | spa | en_US |
dc.rights | Acceso restringido para la comunidad universitaria de la ULPGC | - |
dc.subject | 3325 Tecnología de las telecomunicaciones | en_US |
dc.subject | 330790 Microelectrónica | en_US |
dc.subject.other | FPGA | es |
dc.subject.other | HLS | es |
dc.subject.other | SoC | es |
dc.subject.other | Hardware | es |
dc.title | Implementación de búsquedas regulares en una plataforma para el procesamiento de paquetes de red en FPGA Xilinx Zynq | es |
dc.type | info:eu-repo/semantics/bachelorThesis | en_US |
dc.type | BachelorThesis | en_US |
dc.compliance.driver | 1 | - |
dc.contributor.departamento | Departamento de Ingeniería Electrónica Y Automática | es |
dc.contributor.facultad | Escuela de Ingeniería de Telecomunicación y Electrónica | en_US |
dc.identifier.absysnet | 730072 | - |
dc.investigacion | Ingeniería y Arquitectura | en_US |
dc.rights.accessrights | info:eu-repo/semantics/openAccess | - |
dc.type2 | Trabajo final de grado | en_US |
dc.utils.revision | Sí | en_US |
dc.identifier.matricula | TFT-38364 | es |
dc.identifier.ulpgc | Sí | en_US |
dc.contributor.buulpgc | BU-TEL | es |
dc.contributor.titulacion | Grado en Ingeniería en Tecnologías de la Telecomunicación | es |
item.grantfulltext | open | - |
item.fulltext | Con texto completo | - |
crisitem.advisor.dept | GIR IUMA: Sistemas de Información y Comunicaciones | - |
crisitem.advisor.dept | IU de Microelectrónica Aplicada | - |
crisitem.advisor.dept | Departamento de Ingeniería Electrónica y Automática | - |
crisitem.author.dept | GIR IUMA: Diseño de Sistemas Electrónicos Integrados para el procesamiento de datos | - |
crisitem.author.dept | IU de Microelectrónica Aplicada | - |
crisitem.author.orcid | 0000-0001-6186-9971 | - |
crisitem.author.parentorg | IU de Microelectrónica Aplicada | - |
crisitem.author.fullName | Barrios Alfaro,Yubal | - |
Colección: | Trabajo final de grado |
Visitas
125
actualizado el 28-sep-2024
Descargas
557
actualizado el 28-sep-2024
Google ScholarTM
Verifica
Comparte
Exporta metadatos
Este elemento está sujeto a una licencia Licencia Creative Commons